数电复习题(含答案)

时,认为输入的模拟电压为0V,输出的二进制数为000,则

6时V8REF5≤uI<V8REF,输出的二进制数为 B 。

A.001 B.101 C.110 D.111

45、指出下列电路中能把串行数据转换为并行数据的是( C ) A、JK触发器 B、3线-8线译码器 C、移位寄存器 D、十进制计数器 46、逻辑函数F=A?(A?B) = A 。

A.B B.A C.A?B D. A?B

47、在何种输入情况下,“与非”运算的结果是逻辑0。 D A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1

48、若在编码器中有50个编码对象,则要求输出二进制代码位数为 B 位。

A.5 B.6 C.10 D.50

49、在下列逻辑电路中,不是组合逻辑电路的有 D 。 A.译码器 B.编码器 C.全加器 D.寄存器 50、下列逻辑电路中为时序逻辑电路的是 C 。 A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 51、随机存取存储器具有 A 功能。

A.读/写 B.无读/写 C.只读 D.只写 52、寻址容量为16K×8的RAM需要 C 根地址线。 A.4 B.8 C.14 D.16 E.16K 53、用二进制码表示指定离散电平的过程称为 D 。 A.采样 B.量化 C.保持 D.编码

54、将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为 B 。

A.采样 B.量化 C.保持 D.编码

填空题:

1. 数制转换: (8F)16 = (143 )10= ( )2 = (217 )8。

2. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93)。

3. 已知某函数F???B?A?CD?? ??AB?CD??,该函数的反函数F=(B?A?CD?AB?CD)

????4. 如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。

5. 在TTL门电路的一个输入端与地之间接一个10K?电阻,则相当于在该输入端输入(高)电平;在CMOS门电路的输入端与电源之间接一个1K?电阻,相当于在该输入端输入(高)电平。

6.晶体三极管在工作时,发射结和集电结均处正向偏置,该晶体管工作在(饱和导通)状态。 7. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出 Y7Y6Y5Y4Y3Y2Y1Y0应为()。

8. 一个10位地址码、8位输出的ROM,其存储容量为(8K 或213)。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有(11)根地址线,有(16)根数据读出线。

10 .能够实现“线与”的TTL门电路叫(OC门)。

11.按逻辑功能的不同特点,数字电路可分为(组合逻辑电路) 和(时序逻辑电路)两大类。

12.在逻辑电路中,三极管通常工作在( 饱和)和( 截止)状态 13.(406)10=(0100 0000 0110)8421BCD

14.一位数值比较器的逻辑功能是对输入的( A和B两个)数据进行比较,它有( YA>B )、( YA

15.TTL集成JK触发器正常工作时,其Rd和Sd端应接(高)电平。

16.单稳态触发器有两个工作状态(稳态)和( 暂稳态 ),其中(暂稳态)是暂时的。 17.一般ADC的转换过程由( 采样 )、( 保持 )、( 量化 ) 和( 编码 )4个步骤来完成。

18.存储器的存储容量是指(存储单元的总和)。某一存储器的地址线为A14~A0 ,数据线为D3~D0 ,其存储容量是( 215×4 )。 19.电路如下图(图中为上升沿Jk触发器),触发器当前状态Q3 Q2 Q1为“100”,请问在时钟作用下,触发器下一状态(Q3 Q2 Q1)为( 011 )

20.如果对160个符号进行二进制编码,则至少需要(8)位二进制数。

21.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号(有关);与电路原来所处的状态(无关);时序逻辑电路任何时刻的输出信号,与该时刻的输入信号(有关);与信号作

用前电路原来所处的状态(有关)。(答案填有关或无关)

22.OC门称为(集电极开路)门,多个OC门输出端并联到一起可实现(线与)功能。

23.发光二极管半导体数码显示器的内部接法有两种形式:共(阴)接法和共(阳)接法。对于以上两种接法的发光二极管数码显示器,应分别采用(高)电平驱动和(低)电平驱动的七段显示译码器。

24.时序逻辑电路按照其触发器是否有统一的时钟控制分为(同步)时序电路和(异步)时序电路。

25. ( 5E.C)16=( 1011110.11)2=(136.6)8=(94.75)10= (1001 0100.0111 0101)8421BCD 26.逻辑函数F=A+B+CD的反函数F=(ABC?ABD)。 27.逻辑函数F=A(B+C)·1的对偶函数是(A?BC?0)。

28.集电极开路门的英文缩写(OC)门,工作时必须外加(电源)和(电阻)。多个集电极开路门输出端并联到一起可实现(线与)功能。

29.时序逻辑电路按照其触发器是否有统一的时钟控制分为(同步)时序电路和(异步)时序电路。

30.在数字电路中,常用的计数制除十进制外,还有(二进制)、(八进制)、(十六进制)。

判断题:

1.TTL或非门多余输入端可以接高电平。( × ) 2.寄存器属于组合逻辑电路。( × )

3.构成一个5进制计数器需要5个触发器( × )4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。( √ )

5.当时序逻辑电路存在有效循环时该电路能自启动( × )6.八路数据分配器的地址输入(选择控制)端有8个。( × )

7.关门电平UOFF是允许的最大输入高电平。( × )

8.最常见的单片集成DAC属于倒T型电阻网络DAC。( √ )

9.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下( √ )

10.三态门输出为高阻时,其输出线上电压为高电平( × ) 11.超前进位加法器比串行进位加法器速度慢( × )

12.译码器哪个输出信号有效取决于译码器的地址输入信号( √ ) 13.五进制计数器的有效状态为五个( √ )

14. 施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。( √ )

15. 当时序逻辑电路存在无效循环时该电路不能自启动( √ ) 16.RS触发器、JK触发器均具有状态翻转功能( × ) 17. D/A的含义是模数转换( × )

18.构成一个7进制计数器需要3个触发器( √ )

19.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器( × ) 20. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( × ) 21.利用三态门可以实现数据的双向传输。( √ ) 22.有些OC门能直接驱动小型继电器。( √ )

23. 555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。( √ ) 24. RS触发器、JK触发器均具有状态翻转功能( × ) 25. PLA的与阵列和或阵列均可编程。( √ )

26. 施密特触发器电路具有两个稳态,而单稳态触发器电路只具有一个稳态( √ ) 27.可用ADC将麦克风信号转换后送入计算机中处理时( √ ) 28.TTL输出端为低电平时带拉电流的能力为5mA( × ) 29.TTL、CMOS门中未使用的输入端均可悬空( × )

30.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。( × )

31.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。( √ )

32.设计一个3进制计数器可用2个触发器实现( √ )

33.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n的计数器。所以又称为移存型计数器( √ )

34. 在优先编码器电路中允许同时输入2个以上的编码信号( √ )35.施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( √ )

36.DRAM需要定期刷新,因此,在微型计算机中不如SRAM应用广泛( × )

证明题:

1、利用基本定律和运算规则证明逻辑函数ABC?ABC?ABC?AB?AC 证明:左边

?ABC?ABC?ABC?ABC?ABC?ABC?ABC?AB(C?C)?AC(B?B)?AB?AC=右边 原式得证

2、利用基本定律和运算规则证明逻辑函数AB?BD?DCE?AD?AB?D 证明:左边=AB?BD?AD?AD?DCE =AB?BD?D?DCE

联系客服:779662525#qq.com(#替换为@)