10. 当CLK无效时,D触发器的状态为Qn;当CLK有效时,D触发器的状态为D。
二、分析与设计题
1. 画出题图5.1所示由与非门组成的基本触发器输出端Q、Q?的电压波形,输入端S?、R?的电压波形如图中所示。
S?G1QS?G20R?Q?tR?0t
题图5.1
S?0R?0Qtt0t解:电压波形如图
2. 画出题图5.2所示由或非门组成的基本触发器输出端Q、Q?的电压波形,输入端R、S的电
G1R0t压波形如图中所示。
QRG2SQ?0S0tt
题图5.2
R0S0Qtt0Q’t0解:电压波形如图
3. 在题图5.3所示的电路中,若CLK、R、S的电压波形如图中所示,试画出输出端Q、Q?所
t对应的电压波形,设触发器的初始状态Q=0。
SG3G1QCLKCLK0SG4G2Q?t0R0tRt
题图5.3
CLK0S0R0Qtttt0Q’0
4. 分别叙述同步触发器、主从触发器和边沿触发器的动作特点。
解:同步触发器在CLK=0期间,触发器不接受输入信号,触发器输出状态保持不变;在CLK=1期间,触发器接受输入信号,触发器的输出状态将根据输入信号的状态而发生改变。这种触发方式称为电平触发方式。在CLK=1且脉冲宽度较宽时,如果触发器的输入信号发生多次改变,触发器的输出可能出现连续不停的多次翻转,从而使电路的可靠性降低,抗干扰能力较差。
主从触发器的翻转分两步动作。第一步,在CLK=1期间,主触发器接受输入信号,被置成相应的状态,而从触发器状态保持不变;第二步,在CLK由1跳变为0(由0跳变为1)以后,从触发器按照当前主触发器的状态进行翻转,所以输出Q、Q?状态的改变发生在CLK的下降沿(上升沿)。
解:电压波形如图
t另外,由于主触发器本身是一个同步RS触发器,所以在CLK=1的全部时间里,输入信号都将对主触发器起作用,如果输入信号发生过变化,就不能简单地按照特性表判断触发器的次态,必须考虑输入信号状态变化的全部过程,才能决定触发器的次态,这就降低了主从触发器的可靠性。为了使主从触发器的输出符合特性表的结论,要求输入信号的状态在CLK=1期间不能改变。
边沿触发器的次态仅取决于时钟信号的上升沿或是下降沿到达时输入信号的逻辑状态,而此前或此后的输入信号的状态对触发器的输出没有影响。
5. 在主从RS触发器电路中,若CLK、R、S的电压波形如题图5.4所示,试画出输出端Q、Q?所对应的电压波形,设触发器的初始状态Q=0。
CLK0SCLK1SC11RQQ?R0tRS0tt
题图5.4
CLK0tR0S0Qttt0Q’0
6. 在图5.14(a)所示的主从JK触发器中,若CLK、J、K的电压波形如题图5.5所示,试画出输出端Q、Q?所对应的电压波形,设触发器的初始状态Q=0。
解:电压波形如图
CLK0J0K0tttt
题图5.5
CLK0J0K0Qtttt0Q’0解:电压波形如图
t
7. 在CLK下降沿触发的边沿JK触发器中,若CLK、J、K的电压波形如题图5.6所示,试画出输出端Q、Q?所对应的电压波形,设触发器的初始状态Q=0。
CLK0J0K0ttt
题图5.6
CLK0J0K0Qttt0Q’t0解:电压波形如图
t
8. 在图5.21所示的维持阻塞结构D触发器中,若CLK、D的电压波形如题图5.7所示,试画出输出端Q、Q?所对应的电压波形,设触发器的初始状态Q=0。
CLK0D0tt
题图5.7
CLK0D0Qtt0Q’tt0解:电压波形如图
9. 在题图5.8所示的边沿JK触发器中,若各输入端的电压波形如图中所示,试画出输出端Q、