计算机组成原理试卷及答案 - (2) - 图文

(3)加至各芯片的地址线是哪几位?

(4)用于产生片选信号的地址线是哪几位(译码法)? (1)8KB/(2K×8位/片)= 4片

(2)存储器8KB=213B,所以需要13位地址,是A0~ A12 (3)芯片2K×8位=211B,所以地址线:A0~ A10 (4)用于产生片选信号的地址线是A11~ A12位

计算机组成原理试题及答案

一. 选择题 (每小题1分,共20分)

1. 目前我们所说的个人台式商用机属于______。

A.巨型机 B.中型机 C.小型机 D.微型机 2. (2000)10化成十六进制数是______。

A.(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)16

3. 下列数中最大的数是______。

A.(10011001)2 B.(227)8 C.(98)16 D.(152)10 4. ______表示法主要用于表示浮点数中的阶码。

A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______。

A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的。

A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算

7. EPROM是指______。

A. 读写存储器 B. 只读存储器

C. 可编程的只读存储器 D. 光擦除可编程的只读存储器

8. Intel80486是32位微处理器,Pentium是______位微处理器。

A.16 B.32 C.48 D.64 9. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。

A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意 C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意 10. CPU主要包括______。

A.控制器 B.控制器、 运算器、cache C.运算器和主存 D.控制器、ALU和主存

11. 信息只用一条传输线 ,且采用脉冲传输的方式称为______。

A.串行传输 B.并行传输 C.并串行传输 D.分时传输 12. 以下四种类型指令中,执行时间最长的是______。

A. RR型 B. RS型 C. SS型 D.程序控制指令

37

13. 下列______属于应用软件。

A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理 14. 在主存和CPU之间增加cache存储器的目的是______。

A. 增加内存容量 B. 提高内存可靠性

C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度

15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。

A. SRAM B. 闪速存储器 C. cache D.辅助存储器 16. 设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为______。

A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。

A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述I/O控制方式中,主要由程序实现的是______。

A. PPU(外围处理机)方式 B. 中断方式 C. DMA方式 D. 通道方式

19. 系统总线中地址线的功能是______。

A. 用于选择主存单元地址 B. 用于选择进行信息传输的设备 C. 用于选择外存地址 D. 用于指定主存和I/O设备接口电路的地址

20. 采用DMA方式传送数据时,每传送一个数据要占用______的时间。

A. 一个指令周期 B. 一个机器周期 C. 一个时钟周期 D. 一个存储周期

二. 填空题 (每空1分 ,共20分)

1. 数控机床是计算机在A.______方面的应用,邮局把信件自动分拣是在计算机

B.______方面的应用。

2. 汉字的A.______、B.______、C.______是计算机用于汉字输入、内部处理、

输出三种不同用途的编码。

3. 闪速存储器特别适合于A.______微型计算机系统,被誉为B.______而成为代

替磁盘的一种理想工具。

4. 主存储器的性能指标主要是A.______、B.______、存储周期和存储器带宽。 5. 条件转移、无条件转移、转子程序、返主程序、中断返回指令都属于A.______

类指令,这类指令在指令格式中所表示的地址不是B.______的地址,而是C.______的地址。

6. 从操作数的物理位置来说,可将指令归结为三种类型:存储器-存储器型,

A.______,B.______。

7. 运算器的两个主要功能是:A.______,B.______。

8. PCI总线采用A.______仲裁方式,每一个PCI设备都有独立的总线请求和总

线授权两条信号线与B.______相连。 9. 直接内存访问(DMA)方式中,DMA控制器从CPU完全接管对A.______的控制,

数据交换不经过CPU,而直接在内存和B.______之间进行。 三. 简答题 (每小题5分,共20分)

38

1. 说明计算机系统的层次结构。

2. 请说明指令周期、机器周期、时钟周期之间的关系。 3. 请说明SRAM的组成结构,与SRAM相比,DRAM在电路组成上有什么不同之处? 4. 请说明程序查询方式与中断方式各自的特点。 四. 应用题 (每小题5分,共40分) 1. 机器数字长为8位(含1位符号位),当X= -127 (十进制)时,其对应的

二进制表示,(X)原表示,(X)反表示,(X)补表示,(X)移表示分别是多少? 2. 已知x=0.1011,y=-0.0101,求x+y=?,x-y=?

3. 用16k×8位的SRAM芯片构成64K×16位的存储器,要求画出该存储器的组

成逻辑框图。

4. 提高存储器速度可采用哪些措施,请说出至少五种措施。

5. 若机器字长36位,采用三地址格式访存指令,共完成54种操作,操作数可

在1K地址范围内寻找,画出该机器的指令格式。 6. 举例说明存储器堆栈的原理及入栈、出栈的过程。 7. 试画出三总线系统的结构图。

8. 若显示工作方式采用分辨率为1024×768,颜色深度为3B,桢频为72Hz,计算

刷新存储器带宽应是多少?

参考答案

一. 选择题

1. D 2. B 3. A 4. D 5. D 6. D 7. D 8. D 9. A 10. B 11. A 12. C 13. D 14. C 15. B 16. A 17. B 18. B 19. D 20. D 二. 填空题

1. A.自动控制 B.人工智能

2. A.输入编码(或输入码) B.内码(或机内码) C.字模码 3. A.便携式 B.固态盘

4. A.存储容量 B.存取时间

5. A.程序控制类 B.操作数 C.下一条指令 6. A.寄存器—寄存器型 B.寄存器—存储器型 7. A.算术运算 B.逻辑运算 8. A.集中式 B.中央仲裁器

9. A.总线 B.I/O设备(或输入输出设备) 三. 简答题

1. 计算机系统可分为:微程序机器级,一般机器级(或称机器语言级),操作

系统级,汇编语言级,高级语言级。

2. 指令周期是指取出并执行一条指令的时间,指令周期常常用若干个CPU周期

数来表示,CPU周期也称为机器周期,而一个CPU周期又包含若干个时钟周

39

期(也称为节拍脉冲或T周期)。

3. SRAM存储器由存储体、读写电路、地址译码电路、控制电路组成,DRAM还

需要有动态刷新电路。

4. 程序查询方式,数据在CPU和外围设备之间的传送完全靠计算机程序控制,

优点是硬件结构比较简单,缺点是CPU效率低,中断方式是外围设备用来“主动”通知CPU,准备输入输出的一种方法,它节省了CPU时间,但硬件结构相对复杂一些。 四. 应用题

1. 二进制表示为 -01111111

[X]原 = 11111111 [X]反 = 10000000 [X]补 = 10000001 [X]移 = 00000001

2. [x]补=00.1011 [x]补=00.1011 +[y]补=11.1011 +[-y]补=00.0101

00.0110 01.0000

x+y=+0.0110 x-y产生溢出 3. 存储器容量为64K×16位,其地址线为16位(A15—A0),数据线也是16位(D15—D0)

SRAM芯片容量为16K×8位,其地址线为14位,数据线为8位,因此组成存储器时须字位同时扩展。字扩展采用2 :4译码器,以16K为一个模块,共4个模块。位扩展采用两片串接。

图C1.1

4.措施有:①采用高速器件,②采用cache (高速缓冲存储器),③采用多体交叉存储器,④采用双端口存储器,⑤加长存储器的字长。 5. 操作码需用6位,操作数地址码需用10位。格式如下

40

联系客服:779662525#qq.com(#替换为@)