FPGA软件Quartues II使用教程

电子设计自动化实验指导

对于s0,s1两个信号,我们不采用加时钟信号的方法,我们可以直接在s0,s1的波形上任选一段,然后点击左侧“1”,就可以加一个高电平了。如图1.30所示。最终加好的信号如1.31所示,注意y是输出信号,不要加。

图1.30 加s0,s1信号

图1.31 加好的信号

5. 仿真 信号加完后,首先要保存一下!点击保存后,会出现下面的界面,如图1.32所示。这一步什么都不用做,直接点击保存。OK,终于到最后一步了,开始仿真吧。按照图1.33操作吧。片刻之后你就可以看到结果了。当然了,结果要能看明白才行。可以对最后图1.34的图放大和缩小看看。这个图在此就不给出来了。

图1.32 保存波形文件

19

电子设计自动化实验指导

图1.33 仿真命令

五. 实验报告要求及提示

1. 报告要求能给出实验现象,并对结果进行简要分析。 2. 给出本实验的体会。

3. 本次实验为练习,不打操作分。

20

电子设计自动化实验指导

实验二 4位加法器及7段码显示

一. 实验目的

1. 学习并掌握代码下载方法。

2. 学习4位全加器及7段译码器的设计。

3. 学习在QUARTUSⅡ采用原理图输入的方法和步骤。

二. 实验仪器设备

1. PC机一台

2.QUARTUSⅡ CPLD软件开发系统一套。

三. 实验要求

1. 预习教材中的相关内容。 2. 阅读并熟悉本次实验的内容。

3. 用文本和原理图输入方式完成电路设计,并最终通过硬件显示。

四. 实验内容及实验步骤

步骤1 按照实验一的步骤输入4位全加器的代码,完成编译、仿真等过程。

(再次强调一下,要先建一个文件夹,用英文名,之后所有的文件都放在此文件夹内)1.编译成功后,回到输入代码的界面,执行“File”-“Create Update” -“Create Symbol for Current File”,创建4位全加器的symbol,如图2.1,2.2所示。

图2.1 创建4位加法器的symbol

21

电子设计自动化实验指导

图2.2 创建4位加法器的symbol成功

2.仿真4位加法器 建立波形文件调入节点信号,并设置好合适的仿真时间(几十个us)。如图2.3所示。此时就可以加入输入信号的初值了,如图2.4所示。

图2.3 加入节点信号

图2.4 加输入信号的值

22

联系客服:779662525#qq.com(#替换为@)