课程:模拟集成电路设计 实验二:CMOS模拟集成电路设计与仿真
组员:刘梦曦、刘敬亚 班级:通信101 学号:2010101012, 2010101026
模拟集成电路设计实验报告
学生姓名 刘梦曦、 刘敬亚 学 号 2010101012、2010101026
班 级 通 信 101
指导老师 石跃、周泽坤 实验日期 2013年5月25、26日
课程:模拟集成电路设计 实验二:CMOS模拟集成电路设计与仿真
组员:刘梦曦、刘敬亚 班级:通信101 学号:2010101012, 2010101026
实验二:CMOS模拟集成电路设计与仿真
一、实验步骤
1、进入虚拟机下的Cadence(虚拟机下linux用户名:xcx 密码:000000) Cadence运行方法:
在linux桌面右键选择新建终端——>在终端输入 cd tsmc0_18rfp4_v15 回车——>输入lmli 回车——>输入icfb& 回车
2、在CIW(command Interpreter window)命令框中,点击Tools——> Library Manager,出现LM(Library Manager)窗口
建立一个新的Library:点击File——>New——>Library,出现New Library窗口;填入Library的名称,点击OK
出现Load Technology窗口,添加工艺文件:选择analogLib,依次选择和添加所需要的器件,并且按照下图连接起来,并根据要求修改它们的参数,再保存,一个完整的电路拓扑图就形成了。
3、由Schematic产生symbol:打开Schematic,点击Design——>Create cellview——>From cellview,填写上相应的名称,点击OK,即可。
还可以将生成的symbol进行图形上的修改:可用ADD——>shape内的各种形状来修饰这个symbol的外观,最后保存。
4、仿真环境Affirma Analog Circuit design Environment的调用。
二、实验结果
课程:模拟集成电路设计 实验二:CMOS模拟集成电路设计与仿真
组员:刘梦曦、刘敬亚 班级:通信101 学号:2010101012, 2010101026
图1:OPA内部电路图
图2:OPA Symbol图
课程:模拟集成电路设计 实验二:CMOS模拟集成电路设计与仿真
组员:刘梦曦、刘敬亚 班级:通信101 学号:2010101012, 2010101026
1、失调电压VOS
(1)仿真电路的搭建
仿真条件设置:VDD,VINP调用analogLib中的vdc,
VDD:DC voltage=3.3 VINP:DC voltage=1.8 Gnd调用analogLib中gnd
图3:失调电压Vos实际仿真电路图
(2)仿真结果(管子匹配时,失调电压仿真)