A.D=0 B.D=1 C.D=Q D.D=Q 49. 石英晶体多谐振荡器的输出频率取决于( B )
A.晶体的固有频率RC参数 B.晶体的固有频率 C.门电路的传输时间 D.RC参数 50. 边沿触发器接受的是( A )的输入信号
A.边沿前一瞬时 B.边沿后一瞬时 C.CP=1时 D.CP=0时
51. 用上升沿触发的计数触发器组成二进制异步加法计数器,应该(B )
A. 把低位的Q端与高位的CP端相连 B. 把低位的Q端与高位的CP端相连 C. 把高位的Q端与低位CP端相连 D. 把高位的Q端与低位的CP端相连
三 . 多项选择题
1. 以下情况( B、C )有可能使得多级负反馈放大器产生高频自激
A.2级放大器 B.附加相移达到180度以上 C.负反馈过深 D.直接耦合 2. 消除放大器自激振荡的方法可以采用( D、E )
A.变压器耦合 B.阻容耦合 C.直接耦合 D.校正电路 E.去偶电路
3. 交流负反馈对放大电路的影响有( A、C、E )
A.能稳定放大倍数 B.增大输入电阻 C.能改善失真 D.能稳定静态工作点 E.扩展通频带
4. 运算放大器以下参数( A、B、E )越大越好
A.开环放大倍数 B.共模抑制比 C.输入失调电压 D.输入偏置电流 E.输入电阻
5. 运算放大器采用以下结构( A、B、C、D )
A.输入为差动放大 B.恒流源偏置 C.直接偶合 D.射极输出 E.电感滤波
6. 运算放大器组成的积分器,电阻R=20KΩ,电容C=0.1μF,在输入电压为0.2V时,经过50ms时间后可能使输出电压( B、D )
A.从0升高到5V B.从5V降低到0V C.从2V降低到5V D.从6V降低到1V 7. 同或门的函数式是( A、D )
A. L=AB+AB B. L=AB+AB C. L=AB+AB D.L= A?B 8. 消除数字电路竞争冒险的方法有( B、C、D )方法
A.采用告诉集成电路 B.引入封锁脉冲 C.输出端接滤波电容 D.修改逻辑设计 9. 以下属于组合逻辑电路的有( B、C、D、E )
A.寄存器 B.全加器 C.译码器 D.数据选择器 E.数字比较器 10. 以下属于时序逻辑电路的有(A、D、E )
A.寄存器 B.全加器 C.译码器 D.计数器 E.触发器 11. 具有记忆功能的电路有( B、C、D )
A.施密特触发器 B.主从触发器 C.JK触发器 D.D触发器 E.单稳态触发器 12. 用JK触发器可以组成( A、B、D )
A.计数器 B.寄存器 C.多谐振荡器 D.D触发器 E.施密特触发器 13. 用D触发器可以组成( A、B、C )
A.加法计数器 B.减法计数器 C.移位寄存器 D.多谐振荡器 E.施密特触发器 14. 用555定时器可以组成(A、B、C、D )
A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.整形电路 15.对于与非门来讲,其输入-输出关系为( B、C )
A.有1出0 B.有0出1 C. 全1出0 D. 有0出0 E. 全1出1
5
四 . 简答题
1. 何谓去耦电路?为什么多级放大电路中要用到去耦电路?
答:在多级放大器的直流电源部分,级间串联了电阻R,对地并联电容C,这就是去耦电路。
采用去耦电路以后,可以使得各级的交流通路相互隔离,从而可以消除电源公用时,因电源内阻过大而引起的自激振荡。
2. 负反馈的不同组态对于放大器的输入电阻与输出电阻有什么影响?
答:电压负反馈具有稳定输出电压的作用,或者说可以减小输出电阻;电流负反馈具有稳定
输出电流的作用,或者说可以增大输出电阻。串联负反馈能增大电路的输入电阻;并联负反馈则可以起到减小输入电阻的作用。
3. 负反馈电路为什么会产生自激振荡?如何消除高频自激振荡?
答:放大器的输入与输出之间的相移以外还会产生附加相移,对于三级或三级以上的多级负反馈放大器来讲,附加相移就可以达到了180°,原来的负反馈再加上180°的附加相移,就会变成正反馈,此时如果电路的反馈很深,满足了产生振荡的相衰位条件及幅度条件,电路自然就会产生自激振荡了。
消除高频自激振荡最常用的方法是在电路中接入RC校正电路,使电路的高频特性减得更...大-些。这样,当电路附加相移达到180°,因为高频段放大倍数A的减小,使得AF<1而达不到振荡的幅度条件,电路就不会产生自激振荡。
4. 在1-20图示中.为了达到某一种效果,应引入何种负反馈?反馈电阻应接哪两端?请在图中加上反馈电阻. (1)提高输入电阻. (2)减小输出电阻 (3)稳定输出电流IC3.
(4)输出端负载变化时,输出电压基本保
持 不变 (5)稳定静态工作点.
答 (1)提高输入电阻. 反馈电阻接在③,
⑦两点之间
(2)减小输出电阻. 反馈电阻接在①,
⑧两点之间
(3)稳定输出电流IC3.反馈电阻接在③,
图1-20 ⑦两点之间
(4)输出端负载变化时,输出电压基本保 持不变。反馈电阻接在①,⑧两点之间 (5)稳定静态工作点。反馈电阻接在③,⑦两点之间或者把RB1接在①,⑥之间。
5. 画出用D触发器组成的三位二进制异步加法计数电路,设触发器为上升沿触发。 答:见图
6
6. 某设备必须由A,B两个人都按下按扭,并且气压信号C低于规定值时时才能开机,如果两个按扭都按下后气压大于规定值则要求报警,试设计逻辑电路,要求输出有开机及报警两个信号.
答: 设按钮A,B按下为1,气压C高为1, 按题意可得真值表,
A 0 0 0 0 1 1 1 1
7. 列出八选一数据选择器的函数式,设输出高电平有效. 答
Y=S2S1S0I0+S2S1S0I1+S2S1S0I2+S2S1S0I3+S2S1S0I4+S2S1S0I5+S2S1S0I6+S2S1S0I7
8. 画出用两块八选一数据选择器组成的全
加器电路 答: 图4-47
9. 画出用二块四位比较器组成的两个8位二进制数的比较电路 答: 图4-48
B C L1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 0 0 1 0 1 0 1 1 1 0 L2 0 0 0 0 0 0 0 1 列出开机及报警函数式为:开机信号:L1=ABC 报警信号:L2=ABC 由于函数式仅有一个小项,故无可化简,由函数式可得逻辑图:
:
10. 何谓数字电路中竞争冒险现象?有什么方法可以消除.
答:数字电路中当应该同时变化的输入信号变化有快慢时,可能会使电路的输出产生过渡干
扰脉冲,这种现象称为竞争冒险现象。消除竞争冒险的方法有: 引入封锁脉冲,输出端接滤波电容及修改逻辑设计。
11. 题:设计一个用与非门组成的组合逻辑电路,要求当输入的三位二进制数I2、I1、I0大于
等于5时,输出为1。
答:见下图:由题意可得卡诺图[图a],化简得到与或式,并变换为与非-与非式:[图b]。
由与非-与非式得出逻辑图[图c]。
7
五.计算题
1. 试分析如图所示两个电路中整体交流反馈的反馈极性,如果是負反馈,请再分析电路的反馈组态,并计算其闭环电压放大倍数。
解: 图a是电压串联负反馈,其闭环电压放大倍数为: AUf=1+
.RfRE1=1+
100=101 1 图c是电压并联负反馈,其闭环电压放大倍数为: AUf=-.R4 R1图d是正反馈。
图e是电流串联负反馈,闭环电压放大倍数为:
AUf= -
.R3 R4
8