为 0, . 当时钟脉冲 C 到来后,触发器的状态将为( B ) A.0 B.1 C.高阻 D.时钟脉冲 C
题 29 图 题 31 图
32.题 32 图的逻辑符号中,能实现 F= AB 逻辑功能的是( C ) . 23 / 33 题 32 图
33.逻辑“与”的运确实是( B ) . A.逻辑和 B.逻辑乘 C.逻辑除 D.逻辑加 34. 34 图示逻辑电路的逻辑式为 C . 题 ( A.F= A + B + C
F= A + B + C )
F= A B C D.F=ABC 35.逻辑电路如题 35 图所示,A=“0”时,C . 脉冲来到后 D 触发器( B ) A.具有计数器功能 B.置“0” C.置“1” D.不一定 36.某计数器最大输入脉冲数为 15,组成该 . 计数器所需最少的触发器个数为( C ) A.2 B.3 C.4 D.15
题 34 图 题 35 图
37.题 37 图示逻辑电路中, . F 的逻辑表达式是( A ) 题 37 图
38.设题 38 图触发器的初始状 . 态为 0, 已知时钟脉冲 CP 波形如图所示, 则 Q 端的波形为( C )
① B.② C.③ D.④ 题 38 图
39.下列逻辑状态表对应的逻辑表达式为( C ) . 40.在题 40 图中,能使 F 恒为逻辑 1 的逻辑门是( A ) 24 / 33 题 40 图
41.题 41 图所示各触发器的初态为逻辑 0,在 C 脉冲到来后,Q 的状态仍保 . 持不变的是( C )
题 41 图
二、填空题(每空 2 分) 填空题(
请在每小题的空格中填上正确答案。错填、不填均无分。
1.组合逻辑电路当前的输出变量状态仅由输入变量的组合状态来决 . 定,与原先状态 无关 。 *2.一个“与非”门电路,当其输入全为“1”时,输出为__0,当输入中有一 . 个为“0”时,输出为1。 *3.触发器两个输出端的逻辑状态在正常情形下总是 相反 。 . *4.差不多 R—S 触发器的两个输入端都接高电平常, 触发器的状态为 . 。 保持 5.三极管非门电路如题 5 图所示, 图中二极管 V 的作用是 钳位 。 . *6.如题 6 图所示电路中,输入 A 与输出 F 的逻辑关系式为 非门 。 .
题5图 题6图
7.逻辑图和输入 A,B . 的波形如题 7 图所示,分析在 t1 时刻输出 F=__1__,在 t2 时 刻 F=__0__。 8.三态门的三个状态分 . 不为高电平、低电平和 高阻 态 。
题7图 25 / 33
9.已知逻辑门电路的输入端 A、B、C 及输出端 F 的波形如题 9 图所示,F 的 . 逻辑函数表达式应为 F = ABC 。 10.题 10 图所示逻辑电路,当 A 端加一正脉冲时,触发器状态为 . 1 。
11.电路如题 11 图示,其输出端 F 的逻辑状态为__1__。 . 12.逻辑图和输入 A、B 的波形如题 12 图所示,分析在 t1 瞬时输出 F=__1__, . 在 t2 瞬时输出 F=__0__。
题 11 图 题 12 图
13.由 N 沟道场效应管和 P 沟 . 道场效应管互补构成的集成门电路称为__互补 MOS(简称 CMOS)门电路。 互补 ( ) *14.或非门电路输入都为逻辑 1 时,输出为逻辑__0__。 . 15.MOS 管是用__栅极电压 操纵漏极电流的器件。 栅极电压__ 栅极电压 16.标准 CMOS 门电路的工作电源电压一样为__3~18V _。 . 17. 16 图示门电路当输入端 A=1、 题 B=0、 时, C=0 输出端 F 的逻辑状态为 0 。 . *18. 门电路如题 17 图所示, 当输入端 A=1、 B=1、 C=0 时, 输出端 F=__1__。
题 17 图 题 18 图
19.已知逻辑门电路的输入端 A、B 及输出端 F 的波形如题 18 图所示,F 的 . 逻辑表达式应为 AB 。 *20.三极管非门电路如题 19 图所示,设 D 为理想二极管,则当三极管 T 截 . 止时,输出端 F 的电压为__3 _V。
26 / 33 题 18 图 题 19 图
三、简析题或画图题 *1.设触发器的初始状态为 0,已知时钟脉冲 CP 及 A、B 端的波形如题 1 图 . 所示,画出 J 端、 Q 端及 Q 端的波形。
解:画出 J 端、 Q 端及 Q 端的波形如下图所示:
2.某逻辑门电路的逻辑表达式为 F=ABC,试写出该门电路的逻辑状态表。 . 2 解:该门电路的逻辑状态表如下: A 0 B 0 C 0 F 0
27 / 33 0 0 0 1 1 1 1
0 1 1 0 0 1 1 0 1 0 1 0 1 0 0 0 0 0 0 1
3 . 逻辑电路如题 3 图所示,触发器的初始状态为零,已知 D,C 的波形, 试画出与输入对应的输出端 Q 的波形。
3 解:画出与输入对应的输出端 Q 的波形如下图所示:
4.题 4 图(a)所示门电路输入端 A、B、C 的波形如题 4 图(b)所 . 示,试画出 M 端和输出端 F 的波形。
4 解: M = A + B , F = A + B + C = ABC
画出 M 端和输出端 F 的波形 如右图所示:
5.已知逻辑电路和输入波形如题 5 图所示,试画出当操纵端 C=0 和 C=1 时 . 的输出端的波形。
28 / 33
5 解: ∵ F = AC + BC ∴C=0,F=B;C=1,F=A ∴画出当操纵端 C=0 和 C=1 时的输 出端的波形如右图所示:
6. . 逻辑门电路及输入端 A、 B、C 的波形如图所示,请画出 相应的输出端 G、 及 F 的波形。 H 6 解: = A + B ,H = C , G
F = GH = ( A + B)C , 画出相
应的输出端 G、 及 F 的波形如 H 下图所示: 7..某逻辑门电路的逻辑表达式为 F=A+B+C, . 试写出该门电路的逻辑状态表。 7 解:该门电路的逻辑状态表如下表所示: A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 1
8.J-K 触发器及输入时钟脉冲 C 的波形如题 8 . 图所示,J-K 触发器的初态为零,试画出输出端 Q 的波形。 8 解:画出输出端 Q 的波形如题 8 解题图所示
解题 6 图