A4A3A2A1B4B3B2B1 五、(共12分)分析下图由四位二进制计数器74LS161和三/八线译码器74LS138组成的 电路: 1.画出图中74LS161输出的状态转换图,说明为多少进制计数器;(6分) 2.对照CP画出输出L的波形图,说明电路的实现的逻辑功能;(6分) CP C0IA>BIA=BIA 武汉理工大学考试试题纸(B卷) 课程名称 数字电子技术基础 专业班级 09年12月 题号 一 题分 16 二 12 三 12 四 12 五 12 六 12 七 12 八 12 九 十 总分 备注: 学生不得在试题纸上答题(含填空题、选择题等客观题) 三、填空题(每空1分,共16分) 1.(00010011.01110101)8421BCD=( )D=( )B=( )O =( )H。 2.已知某函数F?AB?C,该函数的反函数F=( ),对偶函数F'=( )。 ??3.A?1?( ),A?0?( )。 4.函数F?A?B???B?C?在输入变量取值为( )时可能出现竞争与冒险,若 将表达式变换为F?( )则可消除竞争与冒险。 5.三态门的输出有:0、( )和( )三种状态。 6.AD转换的过程有( )与保持、( )及编码。 7.组合逻辑电路与时序逻辑电路的区别是( ),同步时序逻辑电路与异步时序逻辑 电路的区别是( )。 二、化简(每小题6分,共12分) 1.用代数法化简:F?BC?D?D?B?C??AC?B??A?B?CD 2.用卡诺图法化简:Y?A,B,C,D???m(0,1,3,6,7)??d(2,5,8,10,14,15) 三、写输出的逻辑表达式(每小题4分,共12分) 1. A +V CC 1 CS 2. 3. A TG F3 A 1 CS B F1 B 1 1 TG F2 EN 1 CS F4 B C B 1 CS 四、(共12分)试用4位数值比较器74LS85和4位加法器74LS283设计一个余三码有效性 测试电路,当输入为余三码时输出Y为1,否则Y为0。 1.首先用4位加法器74LS283将余三码转换为8421BCD码,画出电路图;(6分) 2.再用4位数值比较器74LS85设计8421BCD码有效性测试电路,画出电路图。(6分) CP1CLR1INA1CLR1QA1QB1QC1QD1QA1QB1QC1QD 74LS393四位二进制计数器功能表: 1INA74LS393(1)74LS393(2)INA CLR QD DC QB QA X ↓ 1 0 0 0 0 0 5VD0D1D2D3D4D5D6D7加法计数 Vref+Vref-VDAC8OutputVO八、(共12分)分析以下由555定时器组成的电路: 1.分别说明定时器555(1)、555(2)组成电路的类型;(6分) 2.定性画出图中Vo1和Vo2的波形,计算输出波形Vo1的频率;(6分) 附录: 74LS85四位数值比较器功能表: 0.01uF C160k R223k R147625RSTDISTHRTRICONGND5V8VCCOUT5Vvo135k R45k R38VCC47625RSTDISTHRTRICONOUT3vo2555(1)555(2)0.01uF 1C2vc0.01uF C3GND1A3 B3 A2 B2 A1 B1 A0 B0 IA>B IAB FAB3 X X X X X X 1 0 0 A3