单元练习四
一、单项选择题
1.关于主存,以下叙述正确的是()
A CPU可直接访问主存,但不能直接访问辅存 B CPU可直接访问主存,也能直接访问辅存 C CPU不能直接访问主存,也不能直接访问辅存 D CPU不能直接访问主存,但能直接访问辅存 2.关于主存,以下叙述中正确的是() A 主存的存取速度可与CPU匹配 B 主存是RAM,不包括ROM
C 辅存中的程序需要调入主存才能运行
D 若指令的地址码为20位,则主存容量一定是1MB 3. 关于主存,以下叙述中正确的是() A 主存比辅存小,但存取速度快 B 主存比辅存大,且存取速度快 C 比辅存小,且存取速度慢 D 比辅存大,但存取速度慢
4.计算机主存储器读写时间的数量级为()
A 秒(s) B 毫秒(ms) C 微秒(us) D 纳秒(ns) 5.可用作主存的是() A 半导体存储器 B 光存储器
C 顺序存取存储器 D 直接存取存储器
6.用户程序所放的主存空间属于() A 随机存取存储器 B 顺序存取存储器 C 只读存储器
D 直接存取存储器
7.断电后,将丢失信息的是()
A ROM B RAM C 磁盘 D 光盘 8.外存是()
A 机箱外部的存储器 B CPU外部的存储器
C 主机外部的存储器 D 系统基本配置外的存储器 9.可用辅存的是()
A 半导体存储器 B 光存储器 C Cache D ROM
10.下面的存储器中,属于顺序存取存储器的是() A 主存 B 磁盘 C 磁带 D 光盘 11.存储器读写的信息必须经过()
A 数据缓冲寄存器 B 地址寄存器 C 累加器 D 指令寄存器
12.为解决CPU和主存的速度匹配问题,可采用()
A 辅存 B Cache
C 缓冲区 D 通用寄存器 13.Cache和主存之间的信息交换通过()
A 硬件实现 B 硬件和软件实现 C 软件实现 D 用户调度实现 14.16Kⅹ32位存储器芯片的地址线有()
A 5条 B 14条 C 32条 D 46条 15.计算机系统采用层次化存储结构是为了()
A 便于保存大量的数据 B 减少主机箱的体积
C 便于读写操作 D 解决容量、速度、价格之间的矛盾 16.为组成2Kⅹ8位的主存,可用两片()
A 1Kⅹ4位芯片串联 B 1Kⅹ8位芯片并联 C 2Kⅹ4位芯片串联 D 2Kⅹ8位芯片并联
17.某微机的字长为16位,主存有1MB,并按字编址,则寻址范围为() A 512KB B 1MB C 2MB D 16MB
18.某512ⅹ8位芯片的引脚包括电源线、接地线、地址线、数据线、控制线(一条读线和一条写线)。除电源线和接地线外,引脚至少有()
A 14条 B 17条 C 19条 D 522条 19.采用虚存的目的是()
A 提高程序的运行速度 B 扩大程序的寻址空间 C 扩大主存空间 D 提高主存的速度 20.设计算机字长16位,主存以字编址,则()
A 地址线有16条 B 地址线有64K条 C 数据线有16条 D 数据线有64K条 21.计算机的主存由()
A RAM组成 B ROM组成
C RAM和ROM组成 D 内存和外存组成 22.虚存中的地址变换是()
A 由硬件实现的 B 在编译程序时实现的 C 在运行程序时实现的 D 根据用户命令实现的 23.以下存储中,可保存信息最久的是()
A 磁带 B 软盘 C 硬盘 D 光盘 24.高速缓冲存储器Cache一般采取()
A 随机存取方式 B顺序存取方式 C 半顺序存取方式 D 只读不写方式
25.若存储周期250ns,每次读出16位,则该存储器的数据传送率为()
6
A 4×10字节/秒 B 4M字节/秒
6
C 8×10字节/秒 D 8M字节/秒 26.半导体静态存储器SRAM的存储原理是()
A 依靠双稳态电路保存信息 B 依靠定时刷新保存信息 C 依靠读后再生保存信息 D 信息存入后不再变化 27.在下述存储器中,允许随机访问的存储器是() A 半导体存储器 B 磁带 C 磁盘 D 光盘
28.动态RAM是指()
A 工作中存储内容动态变化 B 工作中需动态地改变访问地址
C 每隔一定时间需对存储内容动态刷新 D 每次读出后都需要根据原内容重写一遍
6
29.某存储器按字节编址,要求数据传输率达到8×10字节/秒,则应选用存储周期为() A 800ns的存储芯片 B 250ns的存储芯片 C 200ns的存储芯片 D 120ns的存储芯片 30.16K×32位存储器芯片的数据线有()
A 5条 B 14条 C 32条 D 46条 二、填空题
1、计算机中的存储器用于存放 ,对存储器的要求是 、 、 。为了解决这三个方面的矛盾,计算机采用多级存储器体系结构。
2、主存储器的性能指标主要有 、 、 和存储器周期以及价格等。
3、RAM的访问时间与存储单元的物理位置 ,任何存储单元的内容都能被 。
4、存储器芯片由 、 、 地址译码和控制电路等组成。 5、多级层次存储结构涉及到的存储器件有: 、 、 。
6、动态存储单元以电荷的形式将信息存储在电容上,由于电路中存在 ,因此需要不断地进行 。
7、主存储器一般采用 存储器件,它与外存比较,存取速度 、价格 。
8、快闪存储器是20世纪80年代中期研制出的一种新型的EEPROM。它具备 和 的所有功能,且 、 。
9、要组成容量为8M×8位的存储器,若采用4M×1位的存储器芯片,需要 片,若采用1M×8位的存储器芯片需要 片。 10、若存储器的容量为1MB,则访问内存所需的物理地址应有 位,数据线应有 位。 11、Cache介于主存和CPU 之间,其速度比主存 ,容量比主存 。它的作用是弥补CPU与主存在 上的差异。
12、将辅助存储器当作主存来使用,从而扩大程序可访问的存储空间,这样的存储结构称为 。
13、虚拟存储器在运行时,CPU根据程序指令生成的地址是 ,该地址经过转换形成 。 14、在主存到Cache的直接映像方式中,一个主存块可以映像到Cache中的 个指定块,这种方法的特点是地址变换速度 ,但容易产生 。
15、常用的主存到Cache的地址映像方式有: 、 、 3种。
三、问答题
1. 说明主存储器的组成。
2. 主存——辅存结构与Cache——主存结构有什么区别.
3. 简述虚拟存储器的含义和作用。
4. 虚拟存储器中常用的地址映像方法有哪几种?简述各种方法的优缺点。
四、计算题
1、 为组成16M×32位主存,如用8M×8位芯片,需要多少块?如何组成?
2、 某CPU 字长8位,地址线16条,采用8K×4位芯片多少片才能满足CPU的寻址空间要
求?
3、 在一个具有8个存储体的低位多体交叉存储器中,如果处理器的访存地址为以下八进
制值,存储器比单体存储器的平均访问速率提高多少?(忽略初启时的延迟)
4、 一台计算机的主存容易为1MB,字长为32位,直接映像的Cache的容量为512字。计
算主存地址格式中,区号、块号和块内地址字段的位数。 (1) Cache块长为1字; (2) Cache块长为8字。
5、 某计算机的页式虚存管理中采用长度为16字的页面。页表内容如表A.4所示。求当CPU
程序按下列二进制虚拟地址访存时产生的实际地址。
表A.4 题5表 虚页号 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111
实页号 0101 -- 0010 0000 0110 -- -- -- 0100 0011 0001 0111 -- -- -- -- 装入位 1 0 1 1 1 0 0 0 1 1 1 1 0 0 0 0