● 指令流水线将一条指令的执行过程分为四步,其中第1、2 和4 步的经过时间为△t,如下图所示。若该流水线顺序执行50 条指令共用153△t,并且不考虑相关问题,则该流水线的瓶颈第3 步的时间为(5)△t。
(5)A. 2 B. 3 C. 4 D. 5
● 系统响应时间和作业吞吐量是衡量计算机系统性能的重要指标。对于一个持续处理业务的系统而言,其(6)。
(6)A.响应时间越短,作业吞吐量越小B.响应时间越短,作业吞吐量越大 C.响应时间越长,作业吞吐量越D.响应时间不会影响作业吞吐量
● 在指令系统的各种寻址方式中,获取操作数最快的方式是(1) 。若操作数的地址包含在指令中,则属于(2) 方式。
(1)A. 直接寻址B. 立即寻址C. 寄存器寻址D. 间接寻址 (2)A. 直接寻址B. 立即寻址C. 寄存器寻址D. 间接寻址
● 系统响应时间和作业吞吐量是衡量计算机系统性能的重要指标。对于一个持续处理业务的系统而言,(3) ,表明其性能越好。
(3)A. 响应时间越短,作业吞吐量越小B. 响应时间越短,作业吞吐量越大 C. 响应时间越长,作业吞吐量越大D. 响应时间不会影响作业吞吐量 ● 若每一条指令都可以分解为取指、分析和执行三步。己知取指时间t 取指=4△t,分析时间t 分析=3△t,执行时间t 执行=5△t。如果按串行方式执行完100 条指令需要(4) △t。如果按照流水方式执行,执行完100 条指令需要(5) △t。
(4)A. 1190 B.1195 C. 1200 D.1205 (5)A. 504 B. 507 C. 508 D. 510
● 若内存地址区间为4000H~43FFH,每个存贮单元可存储16 位二进制数,该内存区域用4 片存储器芯片构成,则构成该内存所用的存储器芯片的容量是(6) 。
(6)A. 512×16bit B. 256×8bit C. 256×16bit D. 1024×8bit
● 某大型软件系统按功能可划分为2 段P1 和P2。为提高系统可靠性,软件应用单位设计了如下图给出的软件冗余容错结构,其中P1 和P2 均有一个与其完
全相同的冗余备份。若P1 的可靠度为0.9,P2 的可靠度为0.9,则整个系统的可靠度是(33) 。
(33)A. 0.6561 B. 0.81 C. 0.9801 D. 0.9
● 在计算z 机体系结构中,CPU 内部包括程序计数器PC、存储器数据寄存器MDR、指令寄存器IR 和存储器地址寄存器MAR 等。若CPU 要执行的指令为:MOV R0, #100(即将数值100 传送到寄存器R0 中),则CPU 首先要完成的操作是(1) 。
(1)A. 100→R0 B. 100→MDR C. PC→MAR D. PC→IR
● 现有四级指令流水线,分别完成取指、取数、运算、传送结果四步操作。若完成上述操作的时间依次为9ns、10ns、6ns、8ns,则流水线的操作周期应设计为(2) ns。
(2)A. 6 B. 8 C. 9 D. 10
● 内存按字节编址,地址从90000H 到CFFFFH,若用存储容量为16K×8bit 的存储器芯片构成该内存,至少需要(3) 片。 (3)A. 2 B. 4 C. 8 D. 16
● CPU 中的数据总线宽度会影响(4) 。
(4)A. 内存容量的大小B. 系统的运算速度C. 指令系统的指令数量D. 寄存器的宽度
● 利用高速通信网络将多台高性能工作站或微型机互连构成机群系统,其系统结构形式属于(5) 计算机。
(5)A. 单指令流单数据流(SISD) B. 多指令流单数据流(MISD) C. 单指令流多数据流(SIMD) D. 多指令流多数据流(MIMD)
● 计算机内存一般分为静态数据区、代码区、栈区和堆区,若某指令的操作数之一采用立即数寻址方式,则该操作数位于(1) 。 (1)A. 静态数据区B. 代码区C.栈区D. 堆区
● 计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若x 的阶码大于y 的阶码,则应将(2)。
(2)A. x 的阶码缩小至与y 的阶码相同,且使x 的尾数部分进行算术左移 B. x 的阶码缩小至与y 的阶码相同,且使x 的尾数部分进行算术右移 C. y 的阶码扩大至与x 的阶码相同,且使y 的尾数部分进行算术左移 D. y 的阶码扩大至与x 的阶码相同,且使y 的尾数部分进行算术右移 ● 在CPU 中, (3) 可用于传送和暂存用户数据,为ALU 执行算术逻辑运算提供工作区。
(3)A. 程序计数器B. 累加寄存器C. 程序状态寄存器D. 地址寄存器 ● 下面关于在I/O 设备与主机间交换数据的叙述, (4) 是错误的。 (4)A. 中断方式下,CPU 需要执行程序来实现数据传送任务 B.中断方式和DMA 方式下,CPU 与I/O 设备都可同步工作
C.中断方式和DMA 方式中,快速I/O 设备更适合采用中断方式传递数据 D.若同时接到DMA 请求和中断请求,CPU 优先响应DMA 请求 ● 下面关于校验方法的叙述, (5) 是正确的。
(5)A. 采用奇偶校验可检测数据传输过程中出现一位数据错误的位置并加以纠正
B. 采用海明校验可检测数据传输过程中出现一位数据错误的位置并加以纠正 C. 采用海明校验,校验码的长度和位置可随机设定
D. 采用CRC 校验,需要将校验码分散开并插入数据的指定位置中
● Cache 用于存放主存数据的部分拷贝,主存单元地址与Cache 单元地址之间的转换工作由(6) 完成。
(6)A. 硬件B. 软件C. 用户D. 程序员
● 在Windows Server 2003 下若选择安全登录,则首先需要按(7) 组合键。 (7)A.Shift+Alt+Esc B.Ctrl+Alt+Tab C.Ctrl+Shift D.Ctrl+Alt+Del ● 海明校验码是在n 个数据位之外增设k 个校验位,从而形成一个k+n 位的新的码字,使新的码字的码距比较均匀地拉大。n 与k 的关系是(1) 。 (1)A.2
k?1
n?1
≥ n + k B.2 ≤ n + k C. n = k D. n -1 ≤ k
● 假设某硬盘由5 个盘片构成(共有8 个记录面),盘面有效记录区域的外直径为30cm,内直径为10cm,记录位密度为250 位/mm,磁道密度为16 道/mm,每磁道分16 个扇区,每扇区512 字节,则该硬盘的格式化容量约为(2)B MB。
● (3) 是指按内容访问的存储器。
(3)A. 虚拟存储器B. 相联存储器C. 高速缓存(Cache) D. 随机访问存储器 ● 处理机主要由处理器、存储器和总线组成,总线包括(4) 。
(4)A. 数据总线、地址总线、控制总线B. 并行总线、串行总线、逻辑总线 C. 单工总线、双工总线、外部总线D. 逻辑总线、物理总线、内部总线 ● 计算机中常采用原码、反码、补码和移码表示数据,其中,±0 编码相同的是(5) 。
5)A.原码和补码B. 反码和补码C. 补码和移码D. 原码和移码
● 某指令流水线由5 段组成,第1、3、5 段所需时间为Δt,第2、4 段所需时间分别为3Δt、2Δt,如下图所示,那么连续输入n 条指令时的吞吐率(单位时间内执行的指令个数)TP 为(6)B 。
● 以下关于CPU 的叙述中,错误的是(1) 。
(1)A. CPU 产生每条指令的操作信号并将操作信号送往相应的部件进行控制 B. 程序计数器PC 除了存放指令地址,也可以临时存储算术/逻辑运算结果 C. CPU 中的控制器决定计算机运行过程的自动化 D. 指令译码器是CPU 控制器中的部件 试题(1) 分析
本题考查计算机硬件组成基础知识。
CPU是计算机的控制中心,主要由运算器、控制器、寄存器组和内部总线等部件组成。控制器由程序计数器、指令寄存器、指令译码器、时序产生器和操作控制器组成,它是发布命令的“决策机构”,即完成协调和指挥整个计算机系统