4.CPU在执行IN AL,DX指令时,M/ IO 引脚为 电平,RD 为 电平。 5.串行通信方式有 和 两种,其中 方式是以字符格式、起始位开始、停止位结束传送字符串。
6.输入/输出端口有2种编址方法,即I/O端口与存储器单元统一编址和I/O端口单独编 址。前一种编址的主要优点是 ___ ____ 和 ____ ___ 。 7.8255A口工作于方式1 时,C口的 _________ 作为A口的联络信号;B口工作于方式1时,C口的 _____ _ ___ 作为B口的联络信号。
简 答 题 部 分
简答题目包含以下几大类内容:
一.数制变换,运算,码制等
二.微机组成、结构、总线
三.8086/8088CPU的内部结构、大小模式构成和总线
周期
四.指令系统和汇编语言程序设计
五.存储器组成、分类、性能、特点
六.接口技术与中断技术
一、数制变换,运算,码制、补码运算、溢出判断等
A类:
1.溢出与进位不同点?
2.什么是组合的BCD码?什么是非组合的BCD码? 3.简述十进制数转换为二进制数的方法。 4.简述十六进制数转换为十进制数的方法。 5.在计算机中,如何表示正、负号。 6.计算机中机器数有哪些常用的编码形式。
B类:
1.原码、反码和补码是怎样定义的。
2.在计算机中,BCD码的加减运算是按什么规则进行调整的。
C类:
1.简述汉字的编码规则。
2.计算机中数字的小数点是如何表示的。
二、微机组成、结构、总线 A类:
1.试说明微机的工作过程? 2.存储器读写操作的不同点?
3.计算机按其使用的逻辑元件的不同被分为哪几代?微型计算机是哪一代计算机的分支? 4.何谓总线?有哪几类?作用如何?
5.简述冯·诺依曼计算机体系结构的基本思想。
6.假设四种CPU主存地址分别为16根、20根、24根以及32根,试问每种CPU可寻址内存多少字节?
B类:
1.什么是微机总线。 2.总线标准的特点有哪些?
3.通常总线分为哪几类?其特点是什么?
C类:
1.简述总线传输的过程。
2.总线数据传输的控制方式有哪几种?
三.8086/8088CPU的内部结构、大小模式构成和总线周期 A类:
1.何谓逻辑地址,何谓物理地址?如何由逻辑地址求物理地址? 2.EU与BIU各自的功能是什么?如何协同工作?
3.8086存储器结构分哪4个逻辑段?各种逻辑段分别是什么用途?
B类:
1.8086系统复位时,系统的初始状态有什么特征?
2. X=35H,Y=76H,进行X+Y和X-Y运算后,状态标志位各位的状态是什么? 3.标志寄存器FR的状态标志位各位的含义是什么? 4.标志寄存器FR的控制标志位各位的含义是什么? 5. 请将如下逻辑地址用物理地址表示:
(1) 0FFFFH∶0000H;(2) 0045H∶0018H;(3) 2000H∶0600H;(4) 0B821H∶3456H 6.某程序数据段中存有两个数据字1234H和5A6BH,若已知DS=5AA0H,它们的偏移地址分别为245AH和3245H,试画出它们在储存器中的存放情况。
5DC45H 5DC46H 5CE5AH 5CE5BH
… 34H 12H … 6BH 5AH … C类:
1.若8086CPU工作于最小模式,试指出当CPU将AH的内容送到物理地址为 91001H的存储单元时,以下哪些信号应为低电平:M/ 、 、 R 。若CPU完成的是将IO RD WR 、 /S7BHE 、DT/ 物理地址91000H单元的内容读入AL中时,则上述哪些信号应为低电平。
2.什么是引脚的分时复用?请说出8086CPU有哪些引脚是分时复用引脚?如何分时复用? WR 3.试说明8086CPU工作在最大和最小模式下系统基本配置的差异。 BHE 4.分析8086CPU两个中断输入引脚的区别,以及各自的使用场合。
D
R
IN
四、指令系统和汇编语言程序设计 A类:
1.简述子程序调用的过程。设(IP)=3A42H, (CS)=8765H, (SP)=1234H, 求执行CALL 1000:2345H后,堆栈区数据存储的情况。 2.什么叫寻址方式?常用的寻址方式有哪些? 3.简述汇编语言上机过程?
4.汇编语言程序设计的基本结构有哪几类? 5.用两种方法写出从80H端口读入信息的指令。
B类:
1.什么是变量,变量有哪些属性,如何使用这些属性? 2.8086/8088用什么途径来更新CS和IP的值?
3.在执行CALL 2000:0094H时,IP=3D8FH,CS=4050H,SP=0F17CH。 当该指令执行后,试指出IP、CS、SP、(SP)、(SP+1)、(SP+2)和(SP+3)的值。 4.汇编语言源程序和汇编程序有什么区别?两者的作用是什么?
五、存储器组成、分类、性能、特点 A类:
1.已知某RAM芯片的存储容量为16KB,ROM芯片的存储容量为4K×8位,问每种存储芯片的地址线和数据线分别为多少?
2.分别用8KB和16K×8位的RAM芯片构成48KB的存储器,各需要多少片?
C类:
1.64K×4位的动态存储器芯片必要的引腿有哪些?它应采用多少引线的封装? 2.Cache有哪几种组织方式,其机制特点和优点如何?
六.接口技术与中断技术 A类: