计算机组成原理都给对方版答案(完整版) 下载本文

1.1 概述数字计算机的发展经过了哪几个代?各代的基本特征是什么? 略。

1.2 你学习计算机知识后,准备做哪方面的应用? 略。

1.3 试举一个你所熟悉的计算机应用例子。

略。

1.4 计算机通常有哪些分类方法?你比较了解的有哪些类型的计算机?

` 。 1.5 计算机硬件系统的主要指标有哪些?

答:机器字长、存储容量、运算速度、可配置外设等。

答:计算机硬件系统的主要指标有:机器字长、存储容量、运算速度等。 1.6 什么是机器字长?它对计算机性能有哪些影响?

答: 指CPU一次能处理的数据位数。它影响着计算机的运算速度,硬件成本、指令系

统功能,数据处理精度等。

1.7 什么是存储容量?什么是主存?什么是辅存?

答:存储容量指的是存储器可以存放数据的数量(如字节数)。它包括主存容量和辅存容量。

主存指的是CPU能够通过地址线直接访问的存储器。如内存等。

辅存指的是CPU不能直接访问,必须通过I/O接口和地址变换等方法才能访问的存储器,如硬盘,u盘等。

1.8 根据下列题目的描述,找出最匹配的词或短语,每个词或短语只能使用一次。 (1)为个人使用而设计的计算机,通常有图形显示器、键盘和鼠标。

(2)计算机中的核心部件,它执行程序中的指令。它具有加法、测试和控制其他部

件的功能。

(3)计算机的一个组成部分,运行态的程序和相关数据置于其中。

(4)处理器中根据程序的指令指示运算器、存储器和I/O设备做什么的部件。 (5)嵌入在其他设备中的计算机,运行设计好的应用程序实现相应功能。 (6)在一个芯片中集成几十万到上百万个晶体管的工艺。 (7)管理计算机中的资源以便程序在其中运行的程序。 (8)将高级语言翻译成机器语言的程序。

(9)将指令从助记符号的形式翻译成二进制码的程序。 (10)计算机硬件与其底层软件的特定连接纽带。

供选择的词或短语:

1、汇编器 2、嵌入式系统 3、中央处理器(CPU) 4、编译器 5、操作系统 6、控制器 7、机器指令 8、台式机或个人计算机 9、主存储器 10、VLSI

答:(1)8,(2)3,(3)9,(4)6,(5)2, (6)10,(7)5,(8)4,(9)1,(10)7

1

计算机系统有哪些部分组成?硬件由哪些构成? 答:计算机系统硬件系统和软件系统组成。

硬件由控制器、存储器、运算器、输入设备和输出设备五大部件构成 1.9 冯·诺伊曼Von Neumann计算机的主要设计思想是什么? 略。

1.10 计算机硬件有哪些部件,各部件的作用是什么? 略。

1.11 计算机软件包括哪几类?说明它们的用途。 略。

1.12 简述计算机系统的多级层次结构的分层理由及各层的功能。 略。

1.13 通过计算机系统的层次结构学习,你对计算机系统有了怎样的了解? 略。

第二章

2.1 数字信号和模拟信号的主要区别是什么?与模拟电路相比,数字电路有何特点? 略。

2.2 二极管两端需要加多大的电压才使二极管导通?

答:大于二极管的正向特性存在死区电压V(硅二极管约为0.7V,锗二极管约为0.2V) r2.3 三极管何时处于截止状态,何时处于饱和状态?

答:当输入电压Vi>0,且Vi < 死区电压Vr’,三极管处于截止状态。

当输入电压Vi增大,基极电流IB、集电极电流IC随之增大,输入电压VCE=VCC-

ICRC不断下降,当VCE降到0.7V以下时,发射结仍正向偏置,集电结则由反向偏置转为

正向偏置,此时三极管进入饱和状态。

2.4 双极型逻辑门和单极型逻辑分别是怎样形成的?它们各有何特点? 略.

2.5 实现逻辑代数的基本运算有哪几种逻辑门? 答:与,或,非。

2.6 分析图2-41所示的逻辑电路图,写出表达式并进行化简。

2

AABBCDFF(a)(b)图2-41 习题2. 6图答:(a)F? AB

(b) F=AD+C +BD

2.7 请用代数化简法将下列各逻辑表达式化成最简式。

(1)F答:F?AB?BC?BC?AB

?AB?AC?BC

?AD?AD?AB?AC?BD?ACEF?BEF?DEFG

(2)F答:F

?A?C?BD?BEF

2.8 分析图2-42所示的逻辑电路,列出真值表,说明其逻辑功能。 X0AF1X1FX2BCX3F2A1A0图2-42 习题2. 8图图2-43 习题2.9 图2.8 答:

3

A1 A0 X0 X1 X2 X3 F 0 0 X X X X X0 0 1 X X X X X1 1 0 X X X X X2 1 1 X X X X X3

图2-42是一个四选一电路

2.9 分析图2-43所示的逻辑电路图,列出真值表,说明其逻辑功能。 答:

A B C F1 F2 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 图2-43是一个一位全加器,A, B为加数和被加数,C为低位进位, F1为和,F2为产生的进位。

(图中有错误,第4个与门的输入少了

2.10 请用卡诺图法将下列各逻辑表达式化成最简式。

(1)F(2)FA )

?AB?ABD?AC?BCD

?AC?AB?BCD?BCE?CDE

答:(1)F (2)F?AC?AB

?AB?BD?CE?AC

2.11 简述组合逻辑电路的设计过程。 略:

4

2.12 用与非门设计实现下列函数的组合逻辑电路。 (1)F(A,B,C,D) (2)F(A,B,C,D)答:(1)

??m(0,2,6,7,10,13,14,15);

??m(2,4,5,6,7,10)???(0,3,8,15)。

F?ABCD?ABCD?ABCD?ABCD?ABCD?ABCD?ABCD?ABCD=BC?CD?图略。 (2)

F?ABCD?ABCD?ABCD?ABCD?ABCD?ABCD??(ABCD?ABCD?ABCD?ABCD)ABD?ABD=BCCDABDABD

=

AC?AB?BCD=ACABBCD

图略。

2.13 用一位全加器组成4位并行进位加法器,其并行进位电路应该如何实现? 略。

2.14请画出74LS273的典型用法的接线图。 2.15 什么是三态门?一般应用在什么场合? 略

2.16计算机中常用的寄存器有哪些?请说明如何使用? 略

2.17 请说明74LS299的功能及使用方法。 略

2.18 请说明74LS161的功能及使用方法。 略

习题3

3.1 求下列各数的十进制数值:

(1)(267.3)8 (2)(BD.C)16 (3)(1011011.101)2 答:.(1 ) 183.375, (2) 189.75, (3 ) 91.625

3.2 将下列十进制数转化为二进制、八进制和十六进制数据(小数取四位二进制有效

数据):

(1)-282.75 (2)123.46 (3)-115/512 (4)44.9375

5

答:2.

序号 十进制 十六进制 二进制 八进制 (1) -282.75 -11A.C -100011010.1100 -432.6 (2) 123.46 7B.7 1111011.0111 173.34 (3) -115/512 -0.388 -0.001110011 -0.163 (4) 44.9375 2C.F 101100.1111 54.74

3.3 写出下列各数的原码、反码和补码,机器数长度为8位:

(1)0 (2)-127 (3)-0.5 (4)-19/128 (5)100 (6)23/64 序号 真值 原码 补码 反码 (1) 0 00000000 00000000 00000000

10000000 11111111

0.0000000 0.0000000 0.0000000

1.0000000 1.1111111

(2) -127 11111111 10000001 10000000 (3) -0.5 1.1000000 1.1000000 1.0111111 (4) -19/128 1.0010011 1.1101101 1.1101100 (5) 100 01100100 01100100 01100100 (6) 23/64 0.0101110 0.0101110 0.0101110

3.4 写出下列各机器数的二进制真值X:

(1)[X]补=0.1001 (2)[X]补=1.1001 (3)[X]原=0.1101 (4)[X]原=1.1101 (5)[X]反=0.1011 (6)[X]反=1.1011 (7)[X]移=0,1001 (8)[X]移=1,1001 (9)[X]补=1,0000000(10)[X]反=1,0000000(11)[X]原=1,0000000 (12)[X]移=1,0000000 答:

(1) +0.1001 (7) - 0111 (2) -0.0111 (8) +1001 (3) +0.1101 (9) - 10000000 (4) -0.1101 (10) - 01111111 (5) +0.1011 (11) - 00000000 (6) -0.0100 (12) 00000000

3.5 设某机器数字长为8位,有两个数的16进制表示形式为9CH和FFH,问:若它们

分别表示为下列格式的机器数时,其对应的十进制真值是多少? (1) 无符号整数;

6

(2) 原码表示的定点整数; (3) 原码表示的定点小数; (4) 补码表示的定点整数; (5) 补码表示的定点小数; (6) 反码表示的定点整数; (7) 移码表示的定点整数。

答: 数 9CH FFH 无符号整数 +156 255 原码表示的定点整数 -28 -127 原码表示的定点小数 -(2-2)=0.21875 -(1-2) 补码表示的定点整数 -100 -1 补码表示的定点小数 -(2+2+2)=0.78125 -2 反码表示的定点整数 -99 -0 移码表示的定点整数 +28 127

3.6 假设某规格化浮点数的尾数表示形式为M0.M1 ?? Mn,选择正确的答案写在横线

上:

(1) 若尾数用原码表示,则尾数必须满足 。 (2)若尾数用补码表示,则尾数必须满足 。 A.M0=0

B.M0=1

C.M1=0

D.M1=1

E.M0.M1=0.0

F.M0.M1=1.1 G.M0.M1=0.1或 M0.M1=1.0 H.M0.M1=1.0

-1

-2

-5

-7

-2

-5

-7

答:(1)D ;(2)G

3.7 浮点数的表示范围取决于 的位数,浮点数的表示精度取决于

的位数,浮点数的正负取决于 , 在浮点数的表示中是隐含规定的。 A.数符

B.阶符

C.尾数

D.阶码

E.阶码的底

答:D, C, A, E

3.8 设一浮点数格式为:字长12位,阶码6位,用移码表示,尾数6位,用原码表

示,阶码在前,尾数(包括数符)在后,则按照该格式: (1)已知X=-25/64,Y=2.875,求数据X、Y的规格化的浮点数形式。 (2)已知Z的浮点数以十六进制表示为9F4H,则求Z的十进制真值。

答:0.875=7/8

(1)

X=-0.11001×2, [X ]浮=1.11001×2

2

-1011111

[X ]浮=0,111111,11001

100010

Y=23/8=0.10111×2 , [Y ]浮=0.10111×2

[Y ]浮=1,000100,10111

7

(2)[Z]浮= 1001 1111 0100

=-0.10100×2

Z= -80

3.9 设一机器数字长16位,求下列各机器数的表示范围:

(1) (2) (4) (5) (6)

无符号整数;

原码表示的定点整数; 补码表示的定点小数;

非规格化浮点表示,格式为:阶码8位,用移码表示,尾数8位,用补码表示(要求写出最大数、最小数、最大负数、最小正数);

上述浮点格式的规格化浮点表示范围(要求写出最大数、最小数、最大负数、最小正数)。

6答: 机器字长16位, 下列各术的表示范围 (1) 无符号整数 0~216-1

(2) 原码定点整数 -(215-1) ~ +215-1 (3) 补码定点整数 -215 ~ +215-1 (4) 补码定点小数 -1 ~ + 1-2-15

(5)、(6) 阶码八位,移码表示,尾数8位,补码表示 非规格化

浮点数 (1-2)×2 -1×2规格化

浮点数 (1-2) ×2 -1 ×2 3.10

将下列十进制数转换为IEEE754 单精度浮点数格式:

(2)00000000H

135-127

-7

+127

+127

-7

+127

+127 100111

(3) 补码表示的定点整数;

最大数 最小数 最大负数 最小正数 -2×2 2 ×2

-7

-127

-7

-127-7

-127

-127 -0.5+2 ) ×2 0.5 ×2

(1)+36.75

0 10000100 00100110000000000000000

(2)-35/256

5

答: +36.75=100100.11=1.0010011*2 5+127=132 3.11

求下列各IEEE754 单精度浮点数的十进制真值:

(1)43990000H

0

答:(1) 0 10000111 00110010000000000000000 X=(-1)×(1.0011001) ×2

0

=(100110010)2=(306)10

0-127

(2) X=(-1)×(1.0000000) ×2=(2)10

-127

3.12 在汉字系统中,有哪几种编码?它们各自有什么作用? 略。

8

3.13 汉字库中存放的是汉字的哪一种编码?汉字库的容量如何计算? 答:汉字库中存放的是汉字字模码。汉字库的容量可按下列:

存储每个汉字字模点阵所需的字节数×汉字数×点阵方法数。

3.14 在一个应用系统中,需要构造一个包含了100个汉字的汉字库,假设采用16×

16的汉字字形,问:该汉字库所占存储容量是多少字节?一篇由50个汉字构成的短文,需要占用多少字节的存储容量来存储其纯文本? 答: 16×2×100=3200字节;2 ×50=100字节。

3.15 汉字系统的几种编码中,对于某个汉字来说,是 惟一的。

A. 输入码 B. 字模码 C. 机内码 答:C。

3.16 若下面的奇偶校验码均正确,请指出哪些是奇校验码,哪些是偶校验码。 (1) 10110110 (2)01111110 (3)11011000 (4)10100001 答:奇校验码:(1)、(4);偶校验码:(2),(3)。

3.17 在7位的ASCII码的最高位前面添加一位奇(偶)校验位后,即可构成8位的

ASCII码的奇(偶)校验码。假设字符“A”的这样的奇(偶)校验码为41H,则它是(1);字符“C”的这样的(1)是(2)。 (1): A. 奇校验码 B. 偶校验码

(2): A. 43H B. 87H C. C3H 答:(1)B; (2)C。 3.18

对于3.6.2节所介绍的k=8,r=4的能纠错一位的海明码,若编码为100110111100,试判断该海明码是否有误,若有,请纠正,并写出其8位正确的有效信息。

答: 10000111 3.19

试设计有效信息为10位的能纠错一位的海明码的编码和译码方案,并写出有效信息0110111001的海明码。 答:k=10,r=4的海明码的排列如下:编码:

H14 H13 H12 H11 H10 H9 H8 H7 H6 H5 H4 H3 H2 H1 D10 D9 D8 D7 D6 D5 P4 D4 D3 D2 P3 D1 P2 P1 P4= D10?D9?D8?D7?D6?D5 P3= D10?D9?D8?D4?D3?D2

P2= D10?D7?D6?D4?D3?D1

P1= D9?D7?D5?D4?D2?D1 译码:

S4=P4? D10?D9?D8?D7?D6?D5 S3=P3? D10?D9?D8?D4?D3?D2

S2=P2? D10?D7?D6?D4?D3?D1

S1=P1? D9?D7?D5?D4?D2?D1

9

D. 86H

指误字:S4S3S2S1

效信息0110111001的海明码: 01101101001110 3.20 答:略

设生成多项式为X+X+1(即1011B),请计算有效数据10101的CRC编码。 答:101010101 3.21

试分析3.3节介绍的三种奇偶校验、海明校验和CRC校验三种校验码的检错纠错能力,它们的码距各为多少?

答:奇偶校验码只能检错,可检单个、奇数个错,码距=2;

海明校验可以纠一位错。 CRC校验可以纠一位错。 3.22 略

在Motorola系列的微处理器中,数据存放在内存的规则是高位字节存放在低地址单元的,对照图3.10写出各数据在这种情况下的存储方式。

3

在3.6.2节所介绍有效信息为8位的能纠错一位的海明码基础上,思考如何改进,使其能够达到检错两位并能纠错一位的校验能力。

习题4

4.1 设X=0.1101,Y= -0.0110,求:

(1)[X]补

(2)[-X]补

(3)[2X]补 (7)[Y]补 (11)[Y/2]补

(4)[-2X]补 (8)[-Y]补

(12)[-Y/2]补

(5)[X/2]补 (9)[2Y]补 (13)[-Y/4]补

1. (1) [X]补= 0.1101 (2) [-X]补= 1.0011 (3) [2X]补= 0.1010 溢出 (4) [-2X]补= 1.0110 溢出 (5)[X/2]补= 0.0110

注意:参见P109中的补码算术移位规则,以及P110的例4.4 (6)[-X/2]补= 1.1001 (7)[Y]补= 1.1010

(8) [-Y]补= 0.0110 (9) [2Y]补=1.0100 (10)[-2Y]补=0.1100 (11)[Y/2]补=1.1101

10

(6)[-X/2]补 (10)[-2Y]补

(12)[-Y/2]补= 0.0010 (13) [-Y/4]补= 0.0001

4.2 已知X和Y,用变形补码计算X+Y和X-Y,并指出运算结果是否溢出: (1) X=0.11011,Y=0.11111 (2) X=-0.1101,Y=0.0110

答:.

(1)

[X]补=00.11011 [Y]补=00.11111 [-Y]补=11.00001 [X]补 00.11011 + [Y]补 00.11111 [X+ Y]补 01.11010 Sf1与Sf2不同,溢出 [X]补 00.11011 + [-Y]补 11.00001 [X-Y]补 11.11100

所以:[X+Y]补:发生溢出

[X-Y]补= 1.11100 (2) [X+Y]补=1.1001 [X-Y]补: 溢出

注意:参见P107中的双符号位判溢方法原理。

Sf1与Sf2相同,无溢出4.3 试使用两个4位二进制加法器和若干逻辑门电路,设计一位余3码编码的十进制加法器。(提示:余3码加法的校正规则为:当余3码编码的两个数直接相加后,若结果有进位,则和数加3校正;否则和数减3校正) 图在word下不好画:略: 4.4 使用原码一位乘法计算X*Y: (1) X=0.11101,Y=0.01111 (2) X=-0.10011,Y=0.11010

答: (1)

注意:参见P114中例4.6。

11

[X]原=0.11101 [Y]原=0.01111 Ps?Xs?Ys?0?0?0

部分积乘数|Y|0.0000001111+0.111010.111010.01110 1 0111+0.111011.010110.1010111 011+0.111011.100100.11001 011 01+0.111011.101100.11011 0011 0+0.000000.110110.01101 10011?[P]原?0.0110110011

?X?Y??0.0110110011

(2)[X*Y]原 = 1.0111101110 使用补码Booth乘法计算X*Y: ,Y=-0.11101

12

操作说明Y5=1,+|X|右移一位Y4=1,+|X|右移一位Y3=1,+|X|右移一位Y2=1,+|X|右移一位Y1=0,+0右移一位

4.5 (1) X=0.01111(2) X=-0.10011,Y=-0.11010

答:(1)

注意:参见P118中例4.8。

[X]补=00.01111 [Y]补=11.00011 [-X]补=11.10001

部分积00.00000+11.1000111.1000111.11000+00.0000011.1100011.11100+00.0111100.0101100.00101+00.0000000.0010100.00010+00.0000000.0001000.0000111.1000111.10010

乘数Y(YnYn+1)1.000110操作说明Y5Y6=10,+[-X]补1 1.00011右移一位Y4Y5=11,+00 1 1.0001右移一位Y3Y4=01,+[X]补1 0 1 1.000 右移一位Y2Y3=00,+01101 1.00右移一位Y1Y2=00,+0+01101 1.0右移一位Y0Y1=10,+[-X]补01101

所以:[X*Y]补=1.1001001101

X*Y=-0.0110110011

(2)[X*Y]补 =0.0111101110

4.6 分别使用原码恢复余数除法和原码加减交替除法计算X/Y: (1) X=0.0111,Y=0.1101

13

(2) X=0.1011,Y=-0.1110 答:(1)

原码恢复余数除法

注意:参见P124中例4.9。

[X]原=0.0111 [Y]原=0.1101 |X|=0.0111 |Y|=0.1101 [- |Y|]补=11.0011被除数/余数00.0111+11.001111.1010+00.110100.011100.1110+11.001100.000100.0010+11.001111.0101+00.110100.001000.0100+11.001111.0111+00.1101+00.010000.100011.001111.101100.110100.10000所以 [Q]原=0.1000 [R]原=0.00001000

14

Qs?Xs?Ys?0Rs?0

商Q0 0 0 0 0 0 0 0 0 0 操作说明+[-|Y|]补R0<0,上商0+|Y|恢复余数左移一位+[-|Y|]补R1>0,上商1左移一位+[-|Y|]补R2<0,上商0+|Y|恢复余数左移一位+[-|Y|]补R3<0,上商0+|Y|恢复余数左移一位+[-|Y|]补R4<0,上商0+|Y|恢复余数

0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 0 0 0 1 0 00 0 1 0 00 1 0 0 00 1 0 0 0+原码加减交替法:

注意:参见P125中例4.10。

[X]原=0.0111 [Y]原=0.1101 |X|=0.0111 |Y|=0.1101 [- |Y|]补=11.0011被除数/余数00.0111+11.001111.101011.010000.110100.000100.001011.001111.010110.101000.110111.011110.111000.110111.101100.110100.1000Qs?Xs?Ys?0Rs?0

商Q0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 0 0 0 1 0 0 0 0 1 0 0 0 1 0 0 0 0 1 0 0 0操作说明+[-|Y|]补R0<0,上商0左移一位+|Y|R1>0,上商1左移一位+[-|Y|]补R2<0,上商0左移一位+|Y|R3<0,上商0左移一位+|Y|R4<0,上商0+|Y|恢复余数

+++++

所以 [Q]原=0.1000 [R]原=0.00001000

(2)原码恢复余数除法: [Qs]原= 1.1100 ; [R]原=0.00001000 原码加减交替除法: [Qs]原= 1.1100 ; [R]原=0.00001000 4.7 使用补码不恢复余数除法计算X/Y: (1) X=0.0111,Y=0.1101 (2) X=0.1011,Y=-0.1110 答:(1)

注意:参见P128的原理和P129中例4.11。 采用第一种方法

15

[X]补=00.0111 [Y]补=00.1101 [- |Y|]补=11.0011被除数/余数+00.011111.001111.101011.010000.110100.000100.001011.001111.010110.101000.110111.011110.1110商Q0 0 0 0 0 0 0 0 0 00 0 0 0 0 0 0 0 0 10 0 0 1 0 0 0 0 1 0 0 0 1 0 0 0 0 1 0 0 0 1 0 0 1 操作说明

+++[X]补与[Y]补同号+[-Y]补[R0]补与[Y]补异号,上商0左移一位+[Y]补[R1]补与[Y]补同号,上商1左移一位+[-Y]补[R2]补与[Y]补异号,上商0左移一位+[Y]补[R3]补与[Y]补异号,上商0左移一位,末位置1

所以 [Q]补=0.1001 [R]补=0.00001110

(2)[Qs]补= 1.0011 ; [R]补=0.00001100

4.8 设浮点数的格式为:阶码5位,尾数6位,均用补码表示,请计算X+Y和X-Y。(阶码和尾数 均用补码计算)。 (1) X= -1.625,Y=5.25 (2) X=15/64,Y= -29/256 答:(1)

513X?(?1.625)10?(?1)10?(?)10?(?0.1101?201)288121Y?(5.25)10?(5)10?()10?(0.10101?211)244假设Z=X+Y,X+Y的计算过程如下:

注意:参见P139的原理和P141中例4.13。 1、 对阶

?E?EX?EY?[EX]布+[?EY]布=00,0001+111101,=111110,?E?0,所以EX?EY,需要把MX右2位,即EX+2[X]布?00,001111.11001(10)2、 尾数相加

16

[MX]布+[MY]布11.1100100.10101

----------[MX+MY]布00.01110[MZ]布?00.01110(10)3、 结果规格化

左归一位,阶码减1;结果无溢出 此时的阶码和尾数为:

[EZ]布?00,0011+111111,=00,0010[MZ]布?00.11101(0)4、 舍入

按照0舍1入法对尾数进行舍入,结果为:

[Z]布?0,00100.11101

假设Z=X-Y,其计算过程如下: 1、对阶

?E?EX?EY?[EX]布+[?EY]布=00,0001+111101,=111110,?E?0,所以EX?EY,需要把MX右2位,即EX+2[X]布?00,001111.11001(10)2、尾数相减

[MX]布+[?MY]布11.1100111.01011

----------[MX?MY]布11.00100[MZ]布?11.00100(10)3、结果规格化

结果的尾数已经是规格化形式,并且无溢出,因此无需规格化 4、舍入

按照0舍1入发对尾数进行舍入,结果为:

[Z]布?0,00111.00101

17

(2) [X+Y]补 =1,1101 0.11111; X+Y=0.11111×2 [X-Y]补 =1,1111 0.10110; X-Y=0.101102

4.9 设浮点数的格式为:阶码5位,用移码表示,尾数6位,用补码表示,请计算X*Y和X/Y(阶码用移码计算,尾数用任何一种机器数的串行乘除算法计算)。 (1) X=5.25,Y= -1.625 (2) X= -29/256,Y=15/64

答:(1) [X×Y]浮=1,0100 1.01111; X*Y=-0.10001×2(2)

X和Y的补码表示为:

[X]补=0,1101 1.00011 [Y]补=0,1110 0.11110

0100- 0011

- 0001

[X/Y]浮= 1,0010 1.00111; X/Y=-0.11001×2

0010

29)10?(?0.11101?2?11)2256

15Y?()10?(0.1111?2?10)264X?(?假设Z=X*Y,则Z的计算过程为:

注意:参见P143的原理和P143中例4.14。

(1)阶码相加

[Ez]移?[EX+EY]移?[EX]移+[EY]布=001101,+111110,=001011,阶码无溢出

(2) 尾数相乘

使用Booth算法计算尾数的乘积:

[MX]补=11.00011 [MY]补=0.11110 [-MX]补=00.11101

18

部分积00.00000+00.0000000.0000000.00000+00.1110100.1110100.01110+00.0000000.0111000.00111+00.0000000.0011100.00011+00.0000000.0001100.00001+11.0001111.00100

[MX]补=1.00100 11010 (3) 结果的规格化

乘数Y(YnYn+1)0.1 1 1 1 0 0操作说明Y5Y6=00,+00 0.1 1 1 1 0右移一位Y4Y5=10,+[-Mx]补1 0 0.1 1 1 1右移一位Y3Y4=11,+00 1 0 0.1 1 1右移一位Y2Y3=11,+01 0 1 0 0.1 1右移一位Y1Y2=11,+01 1 0 1 0 0.11 1 0 1 0右移一位Y0Y1=01,+[Mx]补结果的尾数已经是规格化的,因此无需再规格化。 (4) 舍入

对尾数进行0舍1入,得: [Z]补=0,1011 1.00101

假设Z=X/Y,则Z的计算过程为:

注意:参见P145的原理和P146中例4.15。

(1)阶码相减

[Ez]移?[EX?EY]移?[EX]移+[?EY]布=001101,+00,0010=001111,阶码无溢出

(2)尾数相除

采用原码加减交替法计算尾数的商:

19

[MX]补=00.11101 [MY]补=00.11110 [-|MY|]补=11.00010

被除数/余数+00.1110111.0001011.1111111.1111000.1111000.1110001.1100011.0001000.1101001.1010011.0001000.1011001.0110011.0001000.0111000.1110011.0001011.1111000.1111000.11100商Q0 0 0 0 0 0 操作说明+[-|MY|]补0 0 0 0 0 0 0 0 0 0 0.0 0 0 0 0 0.1 0 0 0 0.1 00 0 0 0.1 1 0 0 0.1 1 00 0 0.1 1 1 0 0.1 1 1 00 0.1 1 1 1 0.1 1 1 1 00.1 1 1 1 0 R0<0,上商0左移一位+|MY|R1>0,上商1左移一位+[-|MY|]补R2>0,上商1左移一位+[-|MY|]补R3>0,上商1左移一位+[-|MY|]补R4>0,上商1左移一位+[-|MY|]补R5<0,上商0+|MY|恢复余数

++++++[MZ]补=0.11110(1)

(3) 结果的规格化

结果的尾数已经是规格化的,因此无需再进行规格化。 (4)舍入

对尾数进行0舍1入,得:

|MZ|=0.11111 [MZ]原=1.11111 [MZ]补=1.00001

|Z|补=0,1111 1.00001

4.10 假设浮点数加减运算时,尾数采用变形补码(模4补码)进行运算,运算结果形式为:MS1 MS2.M1 ?? Mn,选择正确的答案写在横线上:

20

(1) 若尾数运算结果形式满足 条件时,结果需要左规; (2) 若尾数运算结果形式满足 条件时,结果需要右规(1次); (3) 若尾数运算结果形式满足 条件时,结果不需要规格化;

A.MS1MS2.M1=00.0 D.MS1MS2.M1=01.1 G.MS1MS2.M1=11.0

B.MS1MS2.M1=00.1 E.MS1MS2.M1=10.0 H.MS1MS2.M1=11.1

C.MS1MS2.M1=01.0 F.MS1MS2.M1=10.1

答:(1)A, H (2)D,E,F (3)B 4.11 浮点数运算的溢出判断,取决于 。

A.尾数是否上溢 C.阶码是否上溢 答:C

4.12 设[X]补=X0.X1??Xn,X必须满足 条件时,X左移一位求2X时,才不会发生溢出。

A.X0.X1=0.0 答:A, B

4.13 设机器字长8位,若机器数DAH为补码,则算术左移一位后为 ,算术右移一位后为 。

A.B4H 答:A, E 4

在计算机内,减法一般用 来实现。 A.二进制减法器 5

设某运算器由一个加法器Σ、两个暂存器A和B(D型边沿寄存器)、一个状态寄存器、一个二选一多路选择器构成,如图4.29所示。加法器具有F=A、F=B和F=A+B这3种功能;A、B均可接收加法器的输出,A还可以接收外部输入数据D。问: 5.3 描述外部数据D传送到暂存器B的过程,写出发送的信号序列。 5.4 如何实现操作A+B→A和A+B→B?写出发送的信号序列。

5.5 可以实现操作D+A→A和D+B→B吗?如果可以,请写出发送的信号序列。 5.6 若A、B均为锁存器(电平触发的寄存器),那么实现操作A+B→A和A+B→B时有问

题吗?为什么? 答:C

B.十进制减法器

C.二进制加法器

D.十进制加法器

B.B5H

C.F4H

D.6DH

E.EDH

B.X0.X1=1.1

C.X0.X1=0.1

D.X0.X1=1.0

B.尾数是否下溢 D.阶码是否下溢

21

FLAGSCPFΣ 加法器A→ΣCPAF=AF=BF=A+BB→ΣABCPBSD二选一

4.29 习题4.15图示

答:(1)传送过程:D A,A ∑ B。

控制信号:S=0(选D),CPA, A ∑,F=A,S=1(选∑) (2)A ∑,B ∑,F=A+B,S=1(选∑),CPA A ∑,B ∑,F=A+B,CPB (3)S=0(选D),CPA, A ∑,B ∑,F=A+B,S=1(选∑),CPA S=0(选D),CPA, A ∑,B ∑,F=A+B,CPB (4)结果不对。加法器会多次运算。 6

如果将例4.12中的两条指令修改如下,试写出运算结果及其标志位,并分析各标志的意义。

MOV AL,7FH ADD AL,80H 答:(AL)=FFH; ZF=0:因为运算结果非零;

CF=0:因为加法运算的最高位没产生进位,

OF=0:因为C1⊕Cf=0,表明有符号数运算发生没溢出, SF=1:因为运算结果的最高位为1,

PF=1:结果中“1”的个数为偶数个,所以PF=1。 7

如果将例4.12中的两条指令修改如下,试写出运算结果及其标志位,并分析各标志的意义。

MOV AL,7FH SUB

AL,1

答:(AL)=7EH;

ZF=0:因为运算结果非零;

CF=0:因为加法运算的最高位没产生借位,

22

OF=0:因为C1⊕Cf=0,表明有符号数运算发生没溢出, SF=0:因为运算结果的最高位为0,

PF=0:结果中“1”的个数为奇数个,所以PF=0。

第五章

5.1 说明主存储器的组成,并比较SRAM和DRAM有什么不同之处?为什么DRAM的地址一般要分两次接收?

略。

5.2 有一个64K×16位的存储器,由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns,问:

(1)需要多少片DRAM芯片?

(2)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少? (3)如果用集中刷新方式,存储器刷新一遍最少用多少时间? 答:(1)64; (2)15.625微秒 (3)64微秒

5.3 某机字长16 位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU 的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:

(1)该机可以配备的最大主存容量为 。

(2)该机主存采用64K×1bit的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需 个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为 。

(3)若为该机配备2K×16位的Cache,每块8字节,采用2路组相联映象,试写出对主存地址各个字段的划分(标出各个字段的位数);若主存地址为462EH,则该地址可映象到Cache的哪一组?

(4)已知该机已有8K×16位的ROM存储器,地址处于主存的最高端;现在再用若干个16K×8位的SRAM芯片形成128K×16位的RAM存储区域,起始地址为00000H,假设SRAM芯片有CS#(片选,低电平有效)和WE#(写使能,低电平有效)信号控制端;试写出RAM、ROM的地址范围,并画出SRAM、ROM与CPU的连接图,请标明SRAM芯片个数、译码器的输入输出线、地址线、数据线、控制线及其连接。

答:(1)256KW

(2)64, 15.625微秒

主存字块标志(3)组地址块内地址823

82

区号或者

组号组内块号块内地址7812

462E可以写为:00 0100 0110 0010 1110,所以,它的组号为: 110 0010 1=197 (4)

A17MREQ#A16-A14A13A12-A0ACS#16K*8SRAMWE#DACS#16K*8SRAMWE#DACS#16K*8SRAMWE#DY0#EN#Y1#C3-8译码器BAY7#。>=1>=1>=1>=1>=1。1R/W#D15-D028AOE#8K*16ROMD

RAM的地址范围为:

00 0000 0000 0000 0000-01 1111 1111 1111 1111 ROM的地址范围为:

11 1110 0000 0000 0000-11 1111 1111 1111 1111

5.4 设有一个4体交叉存储器,在使用时经常遇到连续访问同一个存储体的情况,会产生怎样的结果?

答:存储器带宽降低。

5.5 某计算机的存储系统由Cache、主存和用于虚拟存储的磁盘组成。CPU总是从Cache中获取数据。若所访问的字在Cache中,则存取它只需要20ns,将所访问的字从主存装入Cache需要60ns,而将它从磁盘装入主存则需要1200?s。假定Cache的命中率为90%,主存的命中率为60%,计算该系统访问一个字的平均存取时间。

ta=h1t1?(1-h1)h2t2?(1-h1)(1-h2)t3=20*0.9?(1-0.9)*0.6*(20+60)?(1-0.9)(1-0.6)*(20+60+1200000)=48026

24

ta=h1t1?(1-h1)h2t2?(1-h1)(1-h2)t3=20*0.9?(1-0.9)*0.6*60?(1-0.9)(1-0.6)*1200000 =48021.65.6 CPU执行一段时间时,cache完成存取的次数为3900次,主存完成的存取次数为100次,已知cache的存储周期为40ns,主存的存储周期为240ns。求cache/主存系统的效率和平均访问时间?

答:e=tc/ta=8/9=89%

ta=40*(3900/4000)+240*(100/4000)=45ns

5.7 某处理器包含一片内Cache,容量为8K字节,且采用4路组相联结构,块的大小为4个32位字。当Cache未命中时,以分组方式从主存读取4个字到Cache,假定主存容量为16M字节。请说明:

(1)Cache共分多少组?

(2)写出主存的字节地址的格式,并说明地址格式中的不同字段的作用和位数; 答:(1) 128组; (2)

主存字块标志组地址块内地址13区号或者

7组号424

组内块号块内地址

1175.8 计算机主存容量为256K字,Cache为8K字。主存与Cache之间按组相联映射,Cache的每组有4个行,每行有64个字。假设开始时Cache为空,CPU按顺序从主存地址为0,1,2,? ,8447单元执行“取“操作(不命中时,采用将主存中含有该字的块送入Cache后,再从Cache中把需要的字读出送CPU的方法),然后又重复执行20次。设Cache存取时间为主存的1/10。替换使用LRU算法,请计算上述操作总的存取时间与不用Cache相比,速度提高多少倍?

答:约4.965倍

5.9 简述虚拟存储器的含义和作用。 略。

习题六

6.1 指令包括哪几部分?各表示什么含意?

25

略。

6.2

在一地址指令、二地址指令中,如何指定二个操作数地址?如何存放操作结果? 略。

6.3 6.4

简述指令操作码的扩展技术的基本方法。 略。

某机器字长16位,采用单字长指令,每个地址码6位。试采用操作码扩展技术,设计14条二地址指令,80条一地址指令,60条零地址指令。请给出指令编码示意图。 1.(7分) ?

14条双地址指令:

操作码(4位) ?

80条单地址指令:

操作码(10位) ?

地址码A(6位) 地址码A1(6位) 地址码A2(6位) 操作码: 000000~001101

操作码:1110××××××(64条中可选择前63条)

1111××××××(64条中可选择前17条)

60条零地址指令:

操作码(16位) 操作码: 1111111111××××××(64条中选择60个编码即可)

其他编码方案,只要符合操作码扩展技术都可以

6.5

什么是指令字长?什么是机器字长?它们之间有何关系? 略:

6.6

确定寻址方式的目的是什么? 略

6.7 略。 6.8 略。 6.9

单项选择题

简述变址寻址和基址寻址的主要区别。 请说明间接寻址和直接寻址的不同。

(1)寄存器间接寻址方式中,操作数在( )中。

26

A. 程序计算器 B. 堆栈 C. 寄存器 D. 主存 答:D

(2)堆栈常用于( )。

A. 数据移位 B. 程序转移 C. 保护程序现场 D. 输入、输出 答:C

(3)单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,

另一个数常需采用( )。

A.堆栈寻址 B. 立即寻址 C. 隐含寻址 D. 间接寻址

答:C

(4)用于对某个寄存器中操作数的寻址方式称为( )

A.直接寻址 B. 间接寻址 C. 寄存器直接寻址 D. 寄存器间接寻址

答:C

(5)指令中采用不同的寻址方式,其主要目的是( )。 A. 可以实现操作码的扩展 B. 实现存储程序和程序控制 C. 缩短指令长度、扩大寻址空间、提高编程的灵活性。 D. 降低指令译码的难度。 答:C

(6)指令寻址和数据寻址的不同在于( )。 A. 前者是访问存储器,后者是访问寄存器。 B. 前者是确定程序转移地址,后者取操作数。 C. 前者是确定程序执行顺序,后者是确定操作数地址。 D. 前者是短指令,后者是长指令。

27

答:C

(7)变址寻址方式中,操作数的有效地址为( )。

A. 程序计数器的内容加上形式地址。 B. 基址寄存器的内容加上形式地址。 C. 变址寄存器的内容加上形式地址。 D. 变址寄存器的内容加上基址寄存器的内容 答:C

(8)CISC指令系统与RISC指令系统相比具有( )等特点。 A. 前者指令条数少,后者指令条数多。 B. 前者执行速度慢,后者执行速度快。

C. 前者有利于编译生成优化代码,后者不便于编译。 D. 前者指令功能简单,后者指令功能复杂。 答:B 6.10

某机16位字长指令格式如下:

OP M D

5位 3位 8位

其中:D是形式地址,采用补码表示(包括一位符号位);

M是寻址方式 M=0 立即寻址;

M=1 直接寻址(这时D为地址,是无符号数);

28

M=2 间接寻址;

M=3 变址寻址(变址寄存器RI,16位); M=4 基址寻址(基址寄存器Rb,16位); M=5相对寻址。

(1) 该指令格式最多可以定义多少种不同的操作?立即寻址操作数范围是

多少?

(2) 写出各种寻址方式的有效地址的计算表达式。 (3) 各种寻址方式时能访问的最大主存空间范围是多少? 答:(1)32 , 0~255 (2)直接寻址:EA=D 间接寻址:EA=(D) 变址寻址:EA=(RI)+D 基址寻址:EA=(Rb)+D 相对寻址:EA=(PC)+D (3)直接寻址:0~255

间接寻址:0~255(设存储器长度为8位,且只能取一个字节) 变址寻址:0~16K-1 基址寻址:0~16K-1

相对寻址:当前指令地址的-128~+127

6.11 略

一个较完整的指令系统应该包括哪些类型的指令?

29

6.12 假设相对寻址的转移指令占两个字节,第一个字节是操作码和寻址方式,第二个字节是相对偏移量,用补码表示。若当前转移指令的第一字节所在地址为0019H,且CPU每取出一个字节指令便会自动执行(PC)+1→PC操作。请问当转移地址分别为 0006H和0025H时,相对转移指令第二字节的内容是什么?

答:EBH, 0AH. 6.13

某机器内共有16个32位的通用寄存器,设计一种有60种操作,8种寻址方式的指令系统。假设指令字长等于机器字长,机器字长为32位,请回答:

(1)若主存可直接寻址或间接寻址,采用“寄存器-存储器”型指令,能寻址最大存储空间是多少?画出指令格式并说明各字段的含意。

(2)若采用通用寄存器作基址寄存器,则“寄存器-存储器”型指令的指令格式是怎样?

能寻址最大存储空间是多少?

答:(1)2;

操作码(6位) 寻址方式(3位) 寄存器(4位) 地址A(19位) (2)

操作码(6位) 寻址方式(3位) 寄存器(4位) 地址A(19位) 2

6.14 6.15 略 6.16

设某机寄存器字长16位,用16进制表示,已知:变址寄存器内容为0004H,PC的内容为0003H,内存中部分单元内容如下: 地址:内容 地址:内容 0002H:000AH 0007H:000AH 0003H:0002H 0008H:0002H 0004H:0007H 0009H:0003H 0005H:0004H 000AH:0009H 0006H:0005H 000BH:0008H

指令为双字长指令,格式如下:

操作码,寻址方式码,寄存器号(16位) 直接地址/间接地址/立即数/相对位移量/形式地址(16位) 若当前指令分别为下列寻址方式时,试求出操作数填入下表。

寻址方式 直接 操作数 什么叫堆栈?它的操作特点是什么?堆栈主要用在哪里? 略。

简述RISC的主要优缺点。

32

19

30

间接 立即 变址 答:000AH, 0009H, 0007H, 0008H

习题7

7.6

Ta1=3*4*1/f=12/(25*10)=0.48(微秒) Ta2=(12+4)/(25*10)= 0.64(微秒)

2.某8位模型机采用微程序控制器,结构如图1所示。其中MEM为主存,R0~R3是通用寄存器。各部件的控制信号均已标出,控制信号的命名准则是:‘→’符号前的是数据发送方部件,‘→’符号后的是数据接收方部件, 并且控制信号中的B表示总线;J1#控制指令译码,其他读写信号具有普通意义。

(1)图1中有27个微操作控制信号,其中J1#~J5#是用于转移的判别测试条件。

在微指令中,控制字段采用直接控制法,判别测试字段采用译码法编码,下址字段8位,则该模型机的控存容量是多少?

答:控制字段22位,判别测试字段3位,下址字段8位,所以微指令字长33

位,控存容量256×33位。

66

31

PC→AR,PC+1PC→AR ,PC+1MEM→DR1MEM→IR PC→DR2J1(散转至指令入口)DR1+DR2→PC

图2 微程序流程图

(2)模型机的某条指令的微程序流程图如图2所示,写出该条指令的功能、寻

址方式、指令第二字的含义。

答:无条件转移指令JMP,寻址方式:相对寻址,指令第二字为相对偏移量。

(3)写出MEM→DR1微指令必须发送的微操作控制信号。 答:MEMR ,B→DR1

(4)(8分)根据图1所示的数据通路,写出MOV

RD,[RS+X]指令的微程序

流程图。指令功能为((RS)+X)→RD,指令格式如下:

OP(4位) RS(2位) X

RD(2位) 32

微操作控制信号299→B移位器S0S1MCiB→DR1DR1ALU→B??微控器J1~J5ALUS2S3PC→BDR2B→DR2PC后继微地址转移控制逻辑PC+1IRB→PCB→IRR0R1R2R3B→AR寄存器译码电路RD→BRS→BB→RDARD7-D0INPUTUNITIORMEMA7-A0MEMRMEMWA7-A0

OUTPUTUNITIOW图1 模型机结构框图

答:

PC→ARPC+1MEM→IR PC→AR,PC+1MEM→DR1RS→DR2DR1+DR2→ARMEM→RDJ1(散转至指令入口)

33

习题8

1. 简述外设的编址方式,并比较它们的优缺点。 略

2. 当控制器执行访存指令和I/O指令时,发出的读写控制信号有何不同? 答:访存指令发出存储器请求信号或存储器读写信号,访I/O指令发出I/O请求信号。或I/O读写信号。

3. 为何要在CPU和外设之间设置一个接口?简述接口的功能和组成。 略

4. 主机和外设交换信息的方式有哪几种?简述各自的工作原理和特点。 略

5. CPU与外设接口交换信息的方式有以下几种,其中 A 下,CPU被外设独占,

而 B 下支持CPU与外设并行工作,并且可以用于突发事件的处理; C 用于高速、大批量的数据传送,并由硬件实现。

A. B. C. D. E.

程序查询方式 程序中断方式 DMA方式 并行传送 串行传送

答:(1) A , (2) B , (3) C

6. 程序中断方式与DMA方式有何异同? 略

7. 何谓中断?简述中断的全部过程。 略

8. 简要说明中断请求线的几种传送方式,并对比它们的优缺点。 略

9. 什么是中断屏蔽字?简述中断屏蔽技术的作用。 略

10. 什么是中断嵌套?它解决了什么问题?如何才能实现中断嵌套? 略

11. 中断源可以分为哪几类?各自有何特点?

34

12. 有哪几种中断优先级排队方法?比较它们的优缺点。 略

13. 解释下列名词:

(1)中断向量 (2)中断隐指令 (3)DMA (4)通道

(5)多重中断 (6)单重中断 (7)中断类型号 (8)菊花链电路 略

14. 假设有4个中断源A、B、C、D,硬件排队后,中断优先级从高到低依次为A

→B→C→D。现在需要将4个中断源得到CPU响应的次序更改为C→A→D→B,写出各个中断源的中断服务程序中应该设置的中断屏蔽字。 ?

习题九

9.1 总线有哪些特性?其中电气特性是什么? 略

9.2 总线有哪些类型?各种类型有何特点? 略

9.3 总线的技术指标有哪些?总线带宽表示什么? 略

9.4 何谓系统总线?单总线结构有何优缺点?查找一种现代计算机的多总线例子,说

明其结构和原理。 略

9.5 总线信息传送方式有哪几种,它们各有何优缺点?它们各适用于何种情况? 略

9.6 设总线工作频率为33MHz,如果一个总线周期中并行传送32位数据,则总线的带

宽是多少?

答:32/8 ×33×10=126MB/秒

9.7 在异步串行传输中,字符格式为:1个起始位、7位数据位、1位校验位、1个终

止位。若要求每秒传输240个字符,则需要传输的波特率是多少? 答:2400

9.8 为何要进行总线仲裁?集中式总线仲裁方式分为哪几种?各有何优缺点? 略

9.9 为何要进行总线定时?总线定时有哪几种方式?各有何特点?一般适用于哪些场

合? 略

9.10 PCI总线的主要优点是什么?一般什么样的设备挂接在PCA总线上? 略

35

6

9.11 选择题

(1)系统总线中地址线的功能是( )

A. 用于寻址I/O单元 B. 用于传输数据

C. 用于选择主存单元 D. 用于传送选择主存单元和I/O接口的地址 答:D

(2)数据总线的宽度由总线的( )定义。 A. 电气特性 B. 物理特性 C. 机械特性 C. 功能特性 答:C

(3)( )的总线利用率最高;( )的总线吞吐量最高。

A. 双总线结构 B. 单总线结构 C.串行总线 D. 多总线结构 答:B, D

(4)在总线分布式仲裁方式中,( )所需要的连线最少,( )仲裁结果不可预测。

A. 自举分布式仲裁方式 B. 冲突检测分布式仲裁方式 C. 并行竞争仲裁方式 D. 独立请求仲裁方式

答:A ,B

(5)在单机系统中,( )总线结构的访问外设与访问主存单元一样。 A. 双总线结构 B. 单总线结构 C. 多总线结构 D. 三总线结构 答:B

(6)下列( )信息传输应采用异步定时方式。

A. CPU与存储器 B. CPU与I/O接口

C. CPU与PCI总线 D. I/0接口与I/O接口 答:B

(7)关于ISA总线的下列描述中错误的是( )。

A. ISA总线是在原先的PC/XT总线的基础上扩充的。

B. 主存寻址空间为16MB,I/O寻址空间为64KB;可进行8位或16位数据访问。 C. 地址线和数据线分时复用,支持无限猝发式数据传输。

D. 它支持存储器读/写、I/O读/写、中断响应、DMA响应、存储器刷新、总线仲裁。 答:C

(8)关于PCI总线的下列叙述中不正确的是( )

A. PCI总线是一种与具体CPU无关的高速外围总线。 B.PCI总线可以将CPU与外部设备相连。

C. PCI总线的地址线和数据线分时复用,支持无限猝发式数据传输。 D. PCI总线采用集中式仲裁方式。 答:A

(9)关于RS-232C和RS-485总线的下列描述中错误的是( )。

36

A. RS-232C是一种串行通信接口的电气标准。 B. RS-232C的信号线采用负逻辑电压。 C. RS-485与RS-232C最长传输距离相同。

D. RS-4385采用平衡发送和差分接收,具有抑制共模干扰的能力。 答:C

(10)下列描述USB总线的概念,正确的是( )。 A. USB是一种通用并行总线。 B. 用USB集线器可以扩展USB端口。 C. USB总线只能连接低速设备。

D. 在正运行的电脑上插入或拔除一个USB设备需要关机断电。 答:B

37