计算机组成原理练习3
一、单项选择题
1. 设寄存器内容为80H,若它对应的真值是 – 127,则该机器数是 。
A. 原码
B. 补码
C. 反码
D. 移码
2. 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。
A. 阶符与数符相同为规格化数; B. 阶符与数符相异为规格化数;
C. 数符与尾数小数点后第一位数字相异为规格化数; D. 数符与尾数小数点后第一位数字相同为规格化数。
3. 设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是 。
A. 2 A. 地址线 A. 程序员调度的;
24
B. 223 B. 数据线
C. 2 C. 控制线
22
D. 2 D. 状态线
21
4. 在中断接口电路中,向量地址可通过 送至CPU。 5. 在程序的执行过程中,Cache与主存的地址映象是由 。
B. 操作系统管理的;
C. 由程序员和操作系统共同协调完成的;D. 硬件自动完成的。 A. 提高总线的传输带宽; C. 减少总线中信号线的数量;
B. 增加总线的功能; D. 提高CUP利用率。
6. 总线复用方式可以______。
7. 下列说法中正确的是 。
A. Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分; B. 主存储器只由易失性的随机读写存储器构成; C. 单体多字存储器主要解决访存速度的问题;
D. Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。 A. 在当前的微指令中; C. 在程序计数器;
B. 在微指令地址计数器中; D. 在CPU中。
8. 在采用增量计数器法的微指令中,下一条微指令的地址______。
9. 由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。
A. 指令周期;
B. 存取周期;
C. 间址周期;
D. 执行周期。
10. RISC机器______。
A. 不一定采用流水技术; C. CPU配备很少的通用寄存器; A. 立即;
B. 变址;
B. 一定采用流水技术; D. CPU配备很多的通用寄存器。 C. 间接;
D. 直接。
11. 在下列寻址方式中, 寻址方式需要先计算,再访问主存。 12. 在浮点机中,判断补码规格化形式的原则是______。
A. 尾数的第一数位为1,数符任意;
B. 尾数的符号位与第一数位相同;
C. 尾数的符号位与第一数位不同; A. 控制指令 A. 8MB A. 间接寻址
B. 访存指令 B. 2M B. 变址寻址
D. 阶符与数符不同。 C. 输入输出指令 C. 4M C. 相对寻址
D. 程序指令 D. 16M D. 直接寻址
13. I/O采用统一编址时,进行输入输出操作的指令是______。
14. 设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是 。 15. 寻址对于实现程序浮动提供了较好的支持。
16. 计算机使用总线结构的主要优点是便于实现积木化,同时______。
A. 减少了信息传输量 C. 减少了信息传输线的条数 A. 指令周期的第一个操作是取指令;
B. 为了进行取指令操作,控制器需要得到相应的指令; C. 取指令操作是控制器自动进行的; D. 指令周期的第一个操作是取数据。
A. CPU与设备串行工作,传送与主程序串行工作; B. CPU与设备并行工作,传送与主程序串行工作; C. CPU与设备并行工作,传送与主程序并行工作; D. CPU与设备串行工作,传送与主程序并行工作。 A. 27 A. RAM存贮器 C. 主存贮器 A. 只读存储器
B. 可擦可编程只读存储器 A. 48 A. 512K A. 地址方式
B. 46 B. 1M B. 堆栈方式 B. -27
C. -101 B. ROM存贮器
D. cache、主存贮器和外存贮器 C. 可编程只读存储器 D. 电可擦可编程只读存储器 C. 36 C. 512KB C. 内容指定方式
D. 32 D. 1MB
D. 地址与堆栈方式 D. 101
B. 提高了信息传输的速度 D. 加重了CPU的工作量
17. 以下叙述中错误的是______。
18. I/O与主主机交换信息的方式中,DMA方式的特点是______。
19. 若9BH表示移码(含1位符号位).其对应的十进制数是______。 20. 计算机系统中的存贮器系统是指______。
21. EEPROM的意义是( )。
22. 一个16K×32位的存储器,其地址线和数据线的总和是( )。
23. 某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是( )。 24. 相联存贮器是按______进行寻址的存贮器。 25. 浮点数的表示范围和精度取决于( )。
A. 阶码的位数和尾数的机器数形式; B. 阶码的机器数形式和尾数的位数;
C. 阶码的位数和尾数的位数;
D. 阶码的机器数形式和尾数的机器数形式。
A. 外部设备一旦发出中断请求,便立即得到CPU的响应; B. 外部设备一旦发出中断请求,CPU应立即响应; C. 中断方式一般用于处理随机出现的服务请求; D. 程序查询用于键盘中断。 A. 优化加法器的结构; C. 加速传递进位信号;
B. 节省器材; D. 增强加法器结构。
26. 以下叙述______是正确的。
27. 加法器采用先行进位的目的是______ 。
28. 变址寻址方式中,操作数的有效地址是______。
A. 基址寄存器内容加上形式地址(位移量); B. 程序计数器内容加上形式地址; C. 变址寄存器内容加上形式地址; D. 寄存器内容加上形式地址。 A. 存储器的容量 A. CRC码
B. 指令字长 B. 海明码
C. 机器字长 C. 偶校验码
D. 存储字长 D. 奇校验码
29. 指令寄存器的位数取决于______。
30. 在大量数据传送中常用的且有效的检验法是 。。 二、填空题
1. 32位字长的浮点数,其中阶码8位(含1位阶符),基值为2,尾数24位(含1位
数符),则其对应的最大正数是 【1】 ,最小的绝对值是 【2】 ;若机器数采用补码表示,且尾数为规格化形式,则对应的最小正数是 【3】 ,最小负数是 【4】 。(均用十进制表示)
2. 一般8位的微型机系统以16位来表示地址,则该计算机系统有【5】个地址空间。 3. 主存和cache在存储管理上常用的替换算法有 【6】 、 【7】 等。
4. 微指令的编码方式有多种,若其操作控制字段每1位代表一个微命令,这种编码方式称为【8】编码方式。
5. CPU从主存取出一条指令并执行该指令的时间叫做【9】 ,它常常用若干个【10】来
表示,而后者又包含有若干个【11】 。
6. 实现机器指令的微程序一般存放在【控制存储器】中,而用户程序存放在【13】 。 7. 若存储芯片容量为128K×8位,访问该芯片需要【14】 位地址,假定该芯片在存储
器中首地址为A0000H,末地址为【15】 。
8. 某Cache被成256块(块号为0-255),每个主存只与唯一的Cache块对应,主存第N
块映射到Cache的块号为N Mod 256,这种映射称为【16】映射。
9. 设n =16位(不包括符号位在内),补码Booth算法需做 【17】 次移位,最多做 【18】
次加法。
10.CPU在【19】时刻采样中断请求信号(在开中断情况下),而在【20】时刻去采样DMA
的总线请求信号
二、填空题(
【1】 2127×(1-2?23) 【2】2?127×2?23 【3】2?128×2?1 【4】-2127 【5】65536 【6】先进先出算法(FIFO) 【7】近期最少使用算法LRU【7】直接 【9】指令周期 【10】机器周期 【11】时钟周期 【12】控制存储器 【13】内存储器【14】17 【15】BFFFFH 【16】直接
【17】16 【18】17 【19】指令周期结束前【20】总线周期结束前
三、计算题 1、设x = +
117,y = +,试用变形补码计算x + y。 1616117答:∵ x = + = ,y = + =
1616 ∴[x]补?= , [y]补? =
则 [x]补?+[y]补? = 00 .1011 + 00 .0111第一位符号位→ 01 .0010溢出 此时,符号位为“01”,表示溢出,又因第一位符号位为“0”,表示结果的真正符号,故“01”表示正溢出。
2、设机器数字长为8位(含一位符号),若A = +15,B = +24,求 [A-B]补并还原成真值。 3、一个双面5英寸软盘片,每面40个磁道,每磁道8个扇区,每个扇区512个字节,
试问盘片容量为多少?该盘驱动器转速为600转/分,则平均等待时间为多少?最大传输速率为多少?
软盘总容量=面数×每面道数×每道扇区数×每扇区字节数
=2×40×8×512=320KB
平均等待时间为一转所需时间的一半,即
1/2×(60秒/600)=50ms
盘每秒转10圈,每圈读一个磁道,为512×8=4096字节,所以最大数据传输率为
4096字节×10/S=40KB/S
4、假设阶码取3位,尾数取6位(均不包括符号位),机器数形式自定,浮点数运算规
则计算下式结果并给出真值。
5、在异步串行传送系统中,字符的格式为:1个起始位,8个数据位,1个校验位,2