一条总线上,同时增加了发送器的驱动能力和冲突保护特性,扩展了总线共模范围,后命名为TIA/EIA-485-A标准。
123.
答:分辨率、线性度、绝对精度和相对
精度、转换时间、温度系数和增益系数、对电源电压变化的抑制比
124.
答:是RAM的。最大空间是64KB. 答:(答对大致意思即可,不要求全部CPU在执行任务的过程中,遇到更为紧
125.
相同。)
急的任务需处理,CPU暂停当前任务的执行,转去处理更为紧急的任务,处理完毕返回原任务继续执行。这个过程称为中断。
在以下条件下可响应中断:
(1).无总线请求; (2).CPU被允许中断;
(3).CPU执行完现行指令。
第 53 页 共 61 页
126.
答:(答对大致意思即可,不要求全部
intel8253是NMOS工艺制成的可编程
相同。)
计数器/定时器,有几种芯片型号,外形引脚及功能都是兼容的,只是工作的最高计数速率有所差异。
8253内部有三个计数器,分别成为计数器0、计数器1和计数器2,他们的机构完全相同。每个计数器的输入和输出都决相之间工作完全独立。每个计数器通过三个引脚和外部联系,一个为时钟输入端CLK,一个为门控信号输入端GATE,另一个为输出端OUT。每个计数器内部有一个8位的控制寄存器,还有一个16位的计数初值寄存器CR、一个计数执行部件CE和一个输出锁存器OL。
执行部件实际上是一个16位的减法计数器,它的起始值就是初值寄存器的值,
第 54 页 共 61 页
定于设置在控制寄存器中的控制字,互
而初始值寄存器的值是通过程序设置的。输出锁存器的值是通过程序设置的。输出锁存器OL用来锁存计数执行部件CE的内容,从而使CPU可以对此进行读操作。顺便提一下,CR、CE和OL都是16位寄存器,但是也可以作8位寄存器来用。
127.
答:信号中包含信息,信号的作用在于
在8031中应遵守相应的接线规则,地
传递信息。
址总线和数据总线须分时复用。由于8031单片机的三总线结构中,数据线与地址线的低8位共用P0口,因此必须用地址锁存器将地址信号和数据信号区分开。
128.
答:因为采用了地址锁存器,地址总线
和数据总线实现了分时复用,所以不冲突。
四、 填空题
第 55 页 共 61 页
129.130.131.132.133.134.135.
片内4KB程序存储器
存放CPU要访问的外部RAM单元地址 位 出错 外部事件
TMOD寄存器中的D6位置1或清0
CPU访问内部RAM数据缓冲区可采用
寻址方式。访问R0…R7可采用寄存器寻址方式。访问SFR寄存器采用直接寻址方式。
136.
51单片机的中断源有 INT0、T0、INT1、T1、
串行口 等5个。中断源的自然优先级顺序是 。其中断标志位在TCON 和SCON 寄存器中。
137.138.139.140.141.142.
16 8位数据 -128~+127 1?S 00H ~ 1FH
某中断源的矢量地址
第 56 页 共 61 页