(1)该存储器能存储多少字节信息? (2)如果存储器由1K×1位RAM芯片组成.需要多少片? (3)需要地址多少位作为芯片选择? (4)试画出该存储器的结构图。 解:
设有一个具有12位地址和4位字长的存储器, (1)该存储器能存储2K字节信息。 (2)如果存储器由1K×1位RAM芯片组成.需要16片。 (3)需要地址2位作为芯片选择。 (4) (图略)
4. 某机字长16位,内存总容量为256KW,其中ROM占地址范围为00000H~OFFFFH,其余地址空间为RAM。请用如下存贮芯片为该机设计一个存储器:
(1) ROM、RAM的容量各为多少?
(2) 该主存的地址线、数据线各为多少根?
(3) 用容量为32K*16的ROM芯片和64K*16的RAM芯片构成该存储器,需
要RAM和ROM芯片各几片?
(4) 画出存储器结构及其与CPU连接的逻辑框图 解:
(1) ROM 64K RAM 192K (2) 数据线有16根,地址线有18根。 (3) 需 ROM 2片 ,需RAM 3片。
(4) (图略)
5.什么是CPU?CPU主要由哪些寄存器级的部件组成?
CPU 是计算机中进行算术逻辑运算和指挥协调机器各大部件工作的部件。 IR、PSW、GR、ALU、PC等。 (图略) 6. 画出单总线CPU内部框图(寄存器级),拟出加法指令ADD R1,(R2)的读取与执行流程。源寻址方式采用寄存器间址方式。 解:
25
计算机组成原理试题及答案
一. 选择题(每小题1分,共10分)
1 六七十年代,在美国的______州,出现了一个地名叫硅谷。该地主要工
业是______它也是______的发源地。 A 马萨诸塞 ,硅矿产地,通用计算机 B 加利福尼亚,微电子工业,通用计算机
C加利福尼亚,硅生产基地,小型计算机和微处理机 D加利福尼亚,微电子工业,微处理机 2 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。
A 阶符与数符相同为规格化数 B 阶符与数符相异为规格化数
C 数符与尾数小数点后第一位数字相异为规格化数 D数符与尾数小数点后第一位数字相同为规格化数
3 定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数
范围是______。
26
A -215 ~ +(215 -1) B -(215 –1)~ +(215 –1) C -(215 + 1)~ +215 D -215 ~ +215 4 某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目
为______。
A 64,16 B 16,64 C 64,8 D 16,16 。 5 交叉存贮器实质上是一种______存贮器,它能_____执行______独立的读
写操作。
A 模块式,并行,多个 B 模块式串行,多个 C 整体式,并行,一个 D 整体式,串行,多个 6 用某个寄存器中操作数的寻址方式称为______寻址。
A 直接 B 间接 C 寄存器直接 D 寄存器间接
7 流水CPU 是由一系列叫做“段”的处理线路所组成,和具有m个并行
部件的CPU相比,一个 m段流水CPU______。
A 具备同等水平的吞吐能力 B不具备同等水平的吞吐能力 C 吞吐能力大于前者的吞吐能力 D吞吐能力小于前者的吞吐能力 8 描述PCI总线中基本概念不正确的句子是______。
A HOST 总线不仅连接主存,还可以连接多个CPU B PCI 总线体系中有三种桥,它们都是PCI 设备
C 以桥连接实现的PCI总线结构不允许许多条总线并行工作 D 桥的作用可使所有的存取都按CPU 的需要出现在总线上 9 计算机的外围设备是指______。
A 输入/输出设备 B 外存储器
C 远程通信设备 D 除了CPU 和内存以外的其它设备
10 中断向量地址是:______。
A 子程序入口地址 B 中断服务例行程序入口地址 C中断服务例行程序入口地址的指示器 D 中断返回地址
二. 填空题 (每题3分,共15分)
1 为了运算器的A. _____,采用了B. _____进位,C. _____乘除法和流水线等并行措施。
2 相联存储器不按地址而是按A. ______访问的存储器,在cache中用来存放B. ______,在虚拟存储器中用来存放C. ______。
3 硬布线控制器的设计方法是:先画出A. ______流程图,再利用B. ______写出综合逻辑表达式,然后用C. ______等器件实现。
4 磁表面存储器主要技术指标有A.______,B. ______,C. ______,和数据传输率。
5 DMA 控制器按其A. ______结构,分为B. ______型和C. ______型两种。 三. (9分)求证:[X]补+ [ Y ]补 = [ X + Y ]补 (mod 2)
四. (9分)某计算机字长32位,有16个通用寄存器,主存容量为1M字,采用单字长二地址指令,共有64条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。
五. (9分)如图B2.1表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为8个存贮单元。问:
(1) 当CPU 按虚拟地址1去访问主存时,主存的实地址码是多
27
少?
(2) 当CPU 按虚拟地址2去访问主存时,主存的实地址码是多
少?
(3) 当CPU 按虚拟地址3去访问主存时,主存的实地址码是多
少?
页号 该页在主存中的起始地虚拟地址 页号 页内
址 地址
33 42000 1 15 0324 25 38000 7 96000 7 0128 2 6 60000
48 0516 4 40000
3 15 80000 5 50000 30 70000 图B2.1
六. (10分)假设某计算机的运算器框图如图B2.2所示,其中ALU为16位的加法器,SA 、SB为16位暂存器,4个通用寄存器由D触发器组成,Q端输出,
其读写控制如下表所示:
读控制 写控制 RA1 选择 W WA0 WA选择 R0 RA0 1 1 0 0 R0 1 0 0 R0 1 0 1 R1 1 0 1 R1 1 1 0 R2 1 1 0 R2 1 1 1 R3 1 1 1 R3 0 x x 不读出 0 x x 不写入
要求:(1)设计微指令格式。
(2)画出ADD,SUB两条指令微程序流程图。 七. (9分)画出单机系统中采用的三种总线结构。
八. (9分)试推导磁盘存贮器读写一块信息所需总时间的公式。
28